
串行接口
L6474
8
串行接口
集成的8位串行外设接口(SPI ) ,用于同步串行
主机微处理器(总是主站)和L6474 (总之间的通信
从站)。
该SPI使用芯片选择(CS ),串行时钟(CK),串行数据输入(SDI )和串行数据
输出( SDO )引脚。当CS为高电平时,该装置处于未选中状态和SDO线路处于非活动状态
(高阻抗) 。
通信开始时CS被拉低。 CK线是用于同步
数据通信。
所有命令和数据字节移入设备通过SDI输入,最
第一显著位。该SDI采样的CK的上升沿。
所有输出数据字节通过SDO输出移出装置的,最显著
位在前。在SDO被锁存的CK的下降沿。当从一个返回值
设备不可用时,一个全零字节被发送。
每个字节传输之后,CS输入必须升高并保持高电平至少
为了tdisCS以允许该设备向解码所接收的命令,并把该返回
值到移位寄存器。
所有的时序要求见
图13
(分别见
第3节:电气
特征
对值) 。
多个设备可连接在一菊链配置中,如图中
图14 。
图13. SPI时序图
30/51
文档ID 022529第2版