位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第0页 > MCIMX27LVJP4A > MCIMX27LVJP4A PDF资料 > MCIMX27LVJP4A PDF资料5第5页

功能描述和应用信息
的ARM926EJ - S处理器提供了外部协处理器实现浮点或其他支持
要添加的应用程序特定的硬件加速。的ARM926EJ -S处理器实现ARM
架构版本5TEJ 。
在ARM926平台上的四个备用总线主机端口,其中直接连接到主端口
在MAX中,旨在支持连接到外部的多个平台AHB主人。一
需要外部仲裁AHB控制模块,如果有多个外高手都希望共享
ARM926平台备用总线主端口。然而,备用总线主机平台上的端口
支持无缝连接到一个单一的主,无需外部接口逻辑。
一个主要的AHB MUX ( PAHBMUX )模块进行地址译码,读取数据多路复用,总线
看门狗和其它各种功能的平台内的初级AHB 。时钟控制
模块( CLKCTL )被提供,以支持一个功率敏感的设计方法,以及
实施几个时钟同步电路。
2.1.1
存储器系统
在ARM926EJ -S复合物包括16 -K字节指令和16 KB数据缓存。嵌入式
45千字节的SRAM ( VRAM)可以用来避免外部存储器访问,或者它可以用于
应用程序。还有一个24 KB的ROM的引导代码。
2.2
模块库存
表2
显示了的i.MX27 / MX27L多媒体应用模块的字母序列
处理器。交叉引用到每个模块的部分和页号直接转到更详细的
模块的描述以获取更多信息。
表2.数字和模拟模块
块助记符
1-Wire
块名
1-Wire接口
实用
分组
连接
外设
简要说明
1-Wire总线模块提供双向通信
在ARM926EJ - S和只添加内存之间的EPROM
( DS2502 ) 。 1- Kb的EPROM中用于保存信息
关于电池,并与ARM926平台通信
使用IP接口。
该挨批充当ARM高级之间的接口
高性能总线精简版。 ( AHB -精简版)和较低的带宽
外设,符合IP总线规范,版本2.0 。
AITC连接到主AHB作为从设备。它
产生的正常和快速中断的ARM926EJ -S
处理器。
在ARM926EJ -S ( ARM926 )是ARM9系列中的一员
的通用微处理器针对多任务
应用程序。
的ATA的块是一个AT连接主机接口。它的接口
与IDE硬盘驱动器和ATAPI光驱。
部分/
页面
2.3.1/9
挨批
AHB- IP精简版
接口
模块
ARM9EJ-S
打断
调节器
ARM926EJ-S
总线控制
2.3.2/10
AITC
总线控制
2.3.3/10
ARM926EJS
中央处理器
2.3.4/10
ATA
先进
技术( AT )
附件
连接
外设
2.3.5/11
的i.MX27和i.MX27L数据手册,版本1.7
飞思卡尔半导体公司
5