
ADM6996L
3.4.4
功能说明
数据解扰
该解扰器通过识别空闲获取与所述数据流中的同步
的40位或更多位的脉冲串,并锁定其解密线性反馈移位寄存器
( LFSR)来加扰LFSR的状态。在实现同步时,该
进来的数据由译码LFSR的异或运算和去扰频。
为了保持同步,所述解扰器连续地监视有效性
那它生成的加密前的数据。为了确保这一点,链路状态监控和保持
定时器用于持续监控的同步状态。在完成同步
在解扰器保持定时器启动722我们倒计时。在检测到足够
722美国时间内闲置的符号,保持计时器将复位并开始一个新的
倒计时。该监控操作将无限期地继续下去给出正确
具有良好的信号完整性的操作的网络连接。如果链路状态监视器会
不是722我们期间,解扰器内识别足够译出空闲符号
为了重新获取将被压出的同步和复位的当前状态的
同步。
3.4.5
符号对齐
在ADM6996L符号对齐电路决定由码字对齐
识别/ J / K定界符对。该电路从DE-未对齐的数据进行操作
扰码器。一旦/ J / K的符号对( 11000 10001 )被检测到,随后的数据是
在一个固定的边界上对齐。
符号解码
符号译码器用作查找表是转换输入的5B符号
成图4B的半字节,如表1中的符号译码器首先检测/ J / K符号
对之前闲置的符号和替换MAC前导符号。所有
随后5B符号被转换为相应的4B半字节为的持续时间
整个分组。这种转换不再经/ T / R标志对的检测
表示流定界符( ESD)的端部。翻译过的数据被呈现在
内部RXD [ 3:0]的RXD信号线[0]表示的所述至少显著位
翻译四位。
有效的数据信号
的有效数据信号( RXDV )表示回收和解码的半字节是
呈现在内部RXD [ 3:0]同步的接收时钟, RXCLK 。 RXDV是
断言当翻译/ J / K的前半准备转让在内部MII 。
它保持到了/ T / R分隔符是公认的,链路测试显示故障,或
未检测到信号。在任何这些条件下, RXDV被解除断言。
3.4.6
3.4.7
英飞凌- ADMtek有限公司
3-3