
恩智浦半导体
P89LPC9331/9341/9351/9361
8位微控制器,带有加速双时钟80C51核心
当中断条件被选择为存在的早期检测机制
外边界限制。在这种情况下,四个MSB的转换后,这些
4位与4个MSB的边界高,低寄存器进行比较。如果
4个MSB转换满足中断条件(即超出边界限制)
一个将产生中断,如果启用。如果四个MSB不符合中断
标准,边界限制将再次所有8位的转换后进行比较。
边界状态寄存器( BNDSTA0 )标志产生边界通道
中断。
8.9 DAC输出到端口引脚具有高输出阻抗
每个ADC的DAC模块,可输出端口引脚。在这种模式下, ADxDAT3寄存器是
用来存放输入到DAC的值。后一个值已被写入DAC (写入
到ADxDAT3 ) ,DAC的输出会出现在信道3针。
8.10时钟分频器
该ADC要求其内部时钟源的320 kHz到8 MHz到
保持精度。可编程时钟分频器,时钟从1到8
提供用于此目的。
8.11掉电和空闲模式
在待机模式下, ADC ,如果启用,将继续发挥作用,并可能导致器件退出
如果A / D中断使能转换完成后空闲模式。在
掉电模式和完全掉电模式下, A / D , PGA和温度传感器做
无法正常工作。如果PGA的,温度传感器或A / D被使能时,它们会消耗
力。功率可以通过禁用了PGA ,温度传感器和A / D减小。
P89LPC9331_9341_9351_9361
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
启5 - 2011年1月10日
64 94