位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第812页 > P89LPC9341FDH > P89LPC9341FDH PDF资料 > P89LPC9341FDH PDF资料2第34页

恩智浦半导体
P89LPC9331/9341/9351/9361
8位微控制器,带有加速双时钟80C51核心
每个中断源都可以单独启用或设置或清除一个位禁止
中断使能寄存器IEN0或IEN1 。 IEN0中还包含了一个全局
禁止位EA ,它可禁止所有的中断。
每个中断源可以通过单独设置为4个优先级之一
设置或中断优先级位清零寄存器IP0 , IP0H , IP1和IP1H 。一
正在进行的中断服务程序可以被高优先级的中断,但
不通过相同或较低优先级的另一个中断。最高优先级的中断服务
不能由任何其它中断源中断。如果不同的优先级两个请求
水平有待在指令开始时,较高优先级的请求是
服务。
如果优先级相同的请求被挂起在指令的开始,内部
查询序列决定响应哪一个中断。这就是所谓的仲裁
排名。注:仲裁队列只用来解决的未决请求
相同的优先级。
7.15.1外部中断输入
该P89LPC9331 / 9341 / 9361分之9351有两个外部中断输入以及
键盘中断功能。这两个外部中断输入是相同的存在于
标准80C51微控制器。
这些外部中断可以被编程为电平触发或边沿触发
设置或清除位IT1或IT0 TCON寄存器中。
在边沿触发模式下,如果INTn脚连续采样在一个周期内高
和一个低电平,在下一个循环中,中断请求FL股份公司将IEn TCON中被置位,产生一个
中断请求。
如果外部中断使能时, P89LPC9331 / 9341 / 9361分之9351投入
掉电或空闲模式,中断将导致处理器唤醒并恢复
操作。请参阅
7.18节“节电模式”
了解详细信息。
P89LPC9331_9341_9351_9361
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
启5 - 2011年1月10日
34 94