
飞利浦半导体
产品speci fi cation
低电压的单芯片8位微控制器
80CL31/80CL51
的信号加载S0BUF和RB8 ,并设置器Rl,将生成
当且仅当满足以下条件时,当时的决赛
移位脉冲。
1.器Rl = 0,并
2.无论SM2 = 0或接收到的第9位数据= 1
如果这两个条件不满足,所接收的帧是
无法挽回,并且R1为未设置。如果两个条件都满足时,
接收数据的第9位进入RB8,而前8位数据到90
S0BUF 。一号位的时间后,是否符合上述条件或
不,单位追溯到寻找1到0在RxD过渡
输入。
–
UART串行I / O
–
INT2到INT9 (端口1 )
每个中断向量到一个单独的位置在程序存储器中的
它的服务程序。每个源都可以单独启用或
相应的中断标志位使能寄存器(IE禁用,
IEO ) 。优先级是通过中断优先级寄存器选择
( IP0 , IP1 ) 。所有启用的来源可以全局禁用或启用。
1.6.1外部中断INT2 / INT9
端口1线起到一个替代的目的是增加八个
中断INT2到INT9 。当启用时,这些线条可能
“唤醒”从掉电模式下的设备。使用IX1
寄存器,每个引脚可被初始化为高电平有效或低电平。
IRQ1的中断请求标志寄存器。每个标志,如果该中断
启用后,将在一个中断请求设置,但必须被清除
软件,通过软件中断或中断时,即是
禁用。
端口1的中断是电平敏感。 A端口1的中断会
当电平(高或低取决于中断认可
极性寄存器IX1 )上P1X保持活性为至少一个机器
周期。中断请求未送达,直到下一个机器
周期。
1.6中断系统
外部事件,并实时驱动的片上外设的要求
由CPU异步服务做执行任何特定的
代码段。为了配合这些功能的异步活动
到正常程序的执行,多源,双优先级,
嵌套的中断系统被提供。该80CL51承认
中断从13来源请求如下:
–
INT0和INT1
–
定时器0和1
打断
来源
X0
S0
X5
T0
X6
X1
X2
X7
T1
X3
X8
X4
X9
IEN0/1
IP0/1
注册
优先
高
低
全球启用
图11.中断系统
1995年1月
19
中断查询序列