位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第896页 > PLL602-39QILR > PLL602-39QILR PDF资料 > PLL602-39QILR PDF资料1第2页

PLL602-35/-37/-38/-39
750kHz的 - 800MHz的低相位噪声乘数XO
通用低相位噪声的IC
频率选择表
SEL3
SEL2
SEL1
SEL0
选择的乘数
0
0
0
1
1
1
1
1
1
1
0
1
1
0
0
0
1
1
1
1
1
1
1
0
1
1
0
0
1
1
1
0
1
1
0
1
0
1
0
1
散热片×32
FIN / 8
散热片×2
FIN / 2
FIN / 16
散热片×4
FIN / 4
鳍×8
鳍×16
无乘法
注意:
SEL0不可用(始终为“ 1”)为PLL602-35和PLL602-38在3x3mm的包
引脚说明PLL602-35和PLL602-38 (见PLL602-37 / -39下一页)
名字
XIN
XOUT
OE
GND
CLKT
CLKC
SEL0
SEL1
SEL2
SEL3
VDD
TSSOP
引脚数
2
3
6
7,8,9,10,14
11
13
16
15
5
4
1, 12
采用3x3mm QFN
引脚数
12
13
16
1,2,3,4,8,11
5
7
无法使用
9
15
14
6,10
TYPE
I
I
I
P
O
O
I
I
I
I
P
描述
晶振输入。见第3页上的晶体规格。
晶振输出。见第3页上的晶体规格。
输出使能引脚(见第1页OE逻辑状态表) 。
地面上。
真正的输出PECL
互补输出PECL 。
乘数选择引脚。这些引脚有一个内部上拉
这将默认SEL为“1”时,没有连接到GND 。
电源。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年11月28日第2页