位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第613页 > PPC440EPX-SPAFFFTS > PPC440EPX-SPAFFFTS PDF资料 > PPC440EPX-SPAFFFTS PDF资料1第14页

440EPx - PPC440EPx嵌入式处理器
版本1.26 - 2007年10月15日
初步数据表
PCI电源管理1.1
PCI寄存器设置寻址无论是从芯片上的处理器和PCI设备侧
能力的PCI总线的内存启动
错误跟踪/状态
支持以下类型的传输的开始:
- 单拍的I / O读写
- 单拍和突发内存读写
- 单拍配置读取和写入操作( 0型和1型)
- 单人打败的专用循环
DDR2 / 1 SDRAM内存控制器
双倍数据速率2/1 ( DDR2 / 1 ) SDRAM内存控制器,支持业界标准的分立器件的
是同时与DDR1或DDR2规范兼容。正确的I / O电源电压必须提供给
两种类型DDR设备: DDR1器件需要+ 2.5V和DDR2器件需要1.8 V.
全球内存时序,地址和银行大小和内存的寻址方式是可编程的。
功能包括:
在DDR1的32位存储器接口
支持DDR2 32位或64位内存接口
可选的错误检查和纠正( ECC )
2.6 GB / s的峰值数据速率
高达1 GB的两个存储体
2GB的最大容量
支持128兆,256兆, 512兆和1千兆位DDR设备,具有2 CAS等待时间, 2.5 ,或3
支持从133兆赫( 266 Mbps)的166兆赫( 333 Mbps)的时钟频率
(也可以使用更快的零件,但必须提供时钟速度不高于166兆赫)
页面访问模式(最多16开页),可配置的分页政策
可编程地址映射和时机
软件开始自动刷新
电源管理(自刷新,暂停,休眠)
一个或两个芯片选择
外围总线控制器( EBC )
功能包括:
多达六个ROM , EPROM , SRAM ,闪存和从属外设I / O插槽支持
高达83 MHz工作频率
突发和非突发设备
32位字节寻址数据总线
数据校验
30位地址
外围设备与外部的“准备就绪”踱步
在准备,同步或异步数据锁存
每个器件的可编程访问时序
- 256等待状态非爆
- 32连拍等待美国首次接入和多达8个等待状态的后续访问
- 可编程CSON , CSoff相对地址
- 可编程OEon , WEon , WEoff (1到4个时钟周期),相对于连拍
可编程地址映射
外部DMA从属支持
14
AMCC专有