
信号/连接
表1-5 。
信号名称
NMI
DSI ,系统总线和中断信号(续)
描述
TYPE
输入
不可屏蔽中断
当外部设备发出这个线,就产生在MSC8102 ,这是一个非屏蔽中断
进行内部处理(默认值)或涉及用于处理外部主机(见NMI_OUT ) 。
不可屏蔽中断输出
开漏针从MSC8102内部中断控制器驱动。这个输出的说法表明
一个不可屏蔽中断正在等待在MSC8102内部中断控制器,等待被处理
由外部主机。
NMI_OUT
产量
PSDVAL
输入/输出
端口尺寸数据有效
表示一个数据节拍是在数据总线上有效。 TA的引脚和PSDVAL引脚之间的差异
的是,对TA销被认定,以表明数据传输端子,而PSDVAL信号被断言以
每个数据敲打动作。当TA是断言, PSDVAL总是有效。然而,当PSDVAL是
置,TA不一定有效。例如,如果DMA发起一个双字(2-
×
64位)
交易用一个32位的端口大小的存储器装置, PSDVAL被断言三次没有TA和,
最后,这两个引脚被认定,以终止传输。
输入
中断请求7
之一的15外部线路,可以请求一个服务程序,经由内部中断控制器,从
SC140内核。
中断输出
这个输出的说法表明了非屏蔽中断挂起的MSC8102内部中断
控制器。
IRQ7
INT_OUT
产量
注意事项:
1.
2.
在看到系统接口单元( SIU )章
MSC8102参考手册
有关如何配置这些引脚的详细信息。
当作为总线仲裁器控制使用时, MSC8102最多可支持三个外部总线主设备。每个主使用自己的
一组总线请求,总线授权和数据总线授权信号( BR / BG / DBG , EXT_BR2 / EXT_BG2 / EXT_DBG2和
EXT_BR3 / EXT_BG3 / EXT_DBG3 ) 。每个这些信号组必须被配置为指示所述外部主机是否是或
是不是MSC8102主设备。看到总线配置寄存器( BCR )的系统接口单元描述( SIU )
在章
MSC8102参考手册
有关如何配置这些引脚的详细信息。第二和第三组引脚是
通过EXT_xxx定义,以表示它们只能与外部主设备中使用。第一组引脚( BR / BG / DBG )
具有双重功能。当MSC8102不是总线仲裁器,这些信号(BR / BG / DBG )所使用的MSC8102到
获得总线的控制权。
1.5内存控制器的信号
是指在存储控制器章
MSC8102参考手册
有关配置这些细节
信号。
表1-6 。
信号名称
BCTL0
内存控制器的信号
描述
TYPE
产量
系统总线缓冲器控制0
控制缓冲器中的数据总线上。通常使用BCTL1 。该引脚的确切功能定义
通过SIUMCR [ BCTLC ]的值。
系统总线缓冲器控制1
控制缓冲器中的数据总线上。通常使用BCTL0 。该引脚的确切功能定义
通过SIUMCR [ BCTLC ]的值。
系统和本地总线片选5
允许连接到MSC8102总线特定的存储器或设备。
引导模式0-2
定义MSC8102的引导模式。这个信号被采样PORESET的无效。
转码0-2
总线主机地址的任期内推动这些引脚可以指定代码的类型。
银行选择0-2
选择SDRAM银行时, MSC8102是60X ,总线兼容模式。
BCTL1
产量
CS5
BM[0–2]
产量
输入
TC[0–2]
输入/输出
BNKSEL[0–2]
产量
MSC8102四核数字信号处理器,启示录12
1-10
飞思卡尔半导体公司