位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2238页 > MK50DX256CLK7 > MK50DX256CLK7 PDF资料 > MK50DX256CLK7 PDF资料1第64页

外围工作要求和行为
6.8.6 I
2
开关规格
SEE
通用开关规格。
6.8.7 UART开关规格
SEE
通用开关规格。
6.8.8 I2S /西开关产品规格
本节提供了在主模式下的I2S / SAI模块的交流时间(时钟
驱动)和从模式(时钟输入) 。所有的时间,给出了求反串行时钟
极性( TCR2 [ BCP ]为0, RCR2 [ BCP ]为0 )和非反相的帧同步信号( TCR4 [ FSP ]
是0, RCR4 [ FSP ]为0)。如果时钟和/或帧同步信号的极性已
倒,所有的定时通过反转比特时钟信号(BCLK )仍然有效和/或
帧同步信号( FS)在下面的附图中所示的信号。
6.8.8.1
正常运行,等待和超过句号模式性能
工作电压范围
本节提供在整个工作电压为经营业绩
设备正常运行,等待和停止模式。
表48. I2S / SAI在正常运行主控模式时序,等待和停止模式
(全电压范围)
NUM 。
工作电压
S1
S2
S3
S4
S5
S6
S7
S8
S9
S10
I2S_MCLK周期时间
I2S_MCLK脉冲宽度高/低
I2S_TX_BCLK / I2S_RX_BCLK周期时间(输出)
I2S_TX_BCLK / I2S_RX_BCLK脉宽高/低
I2S_TX_BCLK / I2S_RX_BCLK到I2S_TX_FS /
I2S_RX_FS输出有效
I2S_TX_BCLK / I2S_RX_BCLK到I2S_TX_FS /
I2S_RX_FS输出无效
I2S_TX_BCLK到I2S_TXD有效
I2S_TX_BCLK到I2S_TXD无效
I2S_RXD / I2S_RX_FS输入之前设置
I2S_RX_BCLK
I2S_RX_BCLK后I2S_RXD / I2S_RX_FS输入保持
特征
分钟。
1.71
40
45%
80
45%
—
-1.0
—
0
20.5
0
3.6
—
55%
—
55%
15
—
15
—
—
—
马克斯。
V
ns
MCLK周期
ns
BCLK期
ns
ns
ns
ns
ns
ns
单位
K50次系列数据手册,第2版, 4/2012 。
64
飞思卡尔半导体公司