
TI380PCIA
PCI总线接口,用于TI380 COMMPROCESSORS
SPWS035 - 1997年6月
FIFO操作(读周期) (续)
字节从PCI总线上接收和递减的DMA长度计数器。如果DMA计数不为零,但
TI380C2x
释放SIF的总线,该TI380PCIA继续从PCI总线上读取数据。该TI380PCIA逻辑
终止PCI所有权时, DMA计数为零。
该TI380PCIA总是执行在PCI总线上的存储器读行命令不管DMA计数或
地址对齐。
BIA接口
上电时, BIA的数据被从EEPROM加载,并且在TI380PCIA内部寄存器中。所有的引脚
该TI380C2x的局部总线
必要以感测从TI380C2x接入
以附加BIA ROM是
连接到TI380PCIA 。当TI380PCIA感测访问BIA的ROM中,它驱动的BIA数据
到MADHxx总线,模拟的BIA的ROM上TI380C2x存在
局部总线。
TI380PCIA寄存器
该TI380PCIA支持多个寄存器便于在主计算机和之间的通信
令牌环LAN子系统。它还执行地址转换映射TI380C2x
DIO注册到主机
计算机内存或I / O空间。表4列出了内实现的配置空间寄存器
TI380PCIA.
表4.配置空间头
DWORD地址
0x00
0x04
0x08
0x0C
0x10
0x14
0x18
0x1C
0x20
0x24
0x28
0x2C
0x30
0x34
0x38
0x3C
0x40
0x44
0x48
0x4C
0x50
0x54
0x58–0xFF
Max_Lat
内建自测试
BYTE 3
器件ID
状态
类代码
头型
延时定时器
基址I / O
基地址内存
版权所有(返回0 )
版权所有(返回0 )
版权所有(返回0 )
版权所有(返回0 )
版权所有(返回0 )
版权所有(返回0 )
扩展ROM基地址
版权所有(返回0 )
版权所有(返回0 )
Min_Gnt
中断引脚
断线
杂项控制( MISCCTRL )注册
主板配置寄存器
版权所有(返回0 )
硬连接的设备ID
H / W子
类
H / W最高纬度
H / W Min_Gnt
EEPROM
硬连线的供应商ID
H / W版本ID
2字节
1个字节
供应商ID
命令
修订ID
缓存行大小
BYTE 0
读/写
R
读/写
R
读/写
读/写
读/写
R
R
R
R
R
R
读/写
R
R
读/写
读/写
R
读/写
R
R
R
超前信息
TI380PCIA接口控制寄存器
版权所有(返回0时阅读)
底纹表示,是根据在上电时外部串行EEPROM自动加载寄存器。
TI380C3x设备可以与TI380PCIA中相同的方式TI380C2x设备中使用。
20
邮政信箱1443
休斯敦,得克萨斯州77251-1443