添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2128页 > MK10DX256ZVMD10 > MK10DX256ZVMD10 PDF资料 > MK10DX256ZVMD10 PDF资料1第41页
外围工作要求和行为
6.6.1.3
符号
V
DDA
V
REFPGA
V
ADIN
V
CM
R
PGAD
16位ADC与PGA的工作条件
描述
电源电压
PGA参考电压
输入电压
输入共
模范围
差分输入
阻抗
增益= 1, 2,4, 8
增益= 16 , 32
增益= 64
条件
绝对
分钟。
1.71
典型值。
1
表29. 16位ADC与PGA的工作条件
马克斯。
3.6
单位
V
V
V
V
IN + IN-时
4
2, 3
笔记
VREF_OU VREF_OU VREF_OU
T
T
T
V
SSA
V
SSA
1.25
≤ 13位模式
无ADC硬件
平均
连续
转换启用
外设时钟= 50
兆赫
16位模式
无ADC硬件
平均
连续
转换启用
外设时钟= 50
兆赫
37.037
250
18.484
128
64
32
100
V
DDA
V
DDA
450
R
AS
T
S
C
模拟源
阻力
ADC采样
时间
ADC转换
Ω
s
kSPS时
5
6
7
kSPS时
8
1.典型值假设V
DDA
= 3.0 V,温度= 25 ° C,F
ADCK
= 6MHz的,除非另有说明。典型的值是
仅供参考,在生产时未经测试。
2. ADC必须被配置为使用内部参考电压( VREF_OUT )
3. PGA参考内部连接到VREF_OUT引脚。如果用户希望以驱动VREF_OUT与其他的电压
比VREF模块的输出,在VREF模块必须被禁止。
4.对于单端配置中的驱动输入的输入阻抗为R
PGAD
/2
5.模拟源电阻(R
AS
) ,外部MCU ,应保持尽可能最小。加强研究
AS
导致下降
在PGA增益而不影响其他的表演。这是不依赖于ADC的时钟频率。
6.最小采样时间是依赖于输入信号频率和操作的ADC模式。最低1.25μs的
时间应允许适用于F
in
= 4 kHz的16位差分模式。推荐的ADC设置为:位ADLSM = 1, ADLSTS = 2时
8 MHz的ADC时钟。
7. ADC时钟= 18 MHz时, ADLSMP = 1 , ADLST = 00 , ADHSC = 1
8. ADC时钟= 12 MHz时, ADLSMP = 1 , ADLST = 01 , ADHSC = 1
K10次系列数据手册数据手册,第6 , 9/2011 。
飞思卡尔半导体公司
41

深圳市碧威特网络技术有限公司