
MCP651/2/4/5/9
4.0
应用
该MCP651 / 2 /4/5 /9系列自调零运算放大器是
采用先进的CMOS Microchip的生产状态
流程。它是专为低成本,低功耗和高
精密应用。它具有低供电电压,低
静态电流和高带宽使
MCP651 / 2/4 /5/9非常适合电池供电的应用
系统蒸发散。
对于MCP655双和MCP659四,有
在切换两个CAL / CS的附加约束
销并拢;看到吨
CON
在特定网络阳离子
表1-3 。
如果两个销被同时触发,或
如果它们具有足够的延迟分别切换
它们之间的(大于吨
CON
),则CAL / CS
输入被接受为有效。如果这两个引脚之一
切换而其他引脚的claibration程序是在
进展,则一个无效的输入时,其结果是
不可预知的。
4.1
校准和片选
这些运算放大器电路包括用于动态校准
(Ⅴ的偏置电压
OS
).
4.1.3
内部POR
4.1.1
MCAL校准电路
内部mCal电路,当被激活时,开始一个
延时定时器(等待运放稳定在新的
偏置点),则校准输入偏移电压
(V
OS
) 。该mCal电路是在上电时触发(和
经过一番电源欠压事件)通过内部
POR ,并通过内存的奇偶校验检测。电源
时间,当mCal电路触发校准
顺序为200ms (典型值) 。
这部分包括一个内部上电复位( POR )
为了保护内部校准存储单元。该
POR监视电源电压(V
DD
) 。当
POR检测到低V
DD
事件,它使器件
操作的低功率模式。当POR
检测到一个正常的V
DD
事件,它启动一个延迟计数器,
然后触发校准事件。在附加延迟
给出的总POR开启时间为200 ms (典型值) ;这
也是上电时间(因为POR被触发
开机) 。
4.1.4
奇偶探测器
4.1.2
CAL / CS引脚
在CAL / CS引脚为用户提供了一种手段,从外部
要求操作的低功率模式,然后向
校准V
OS
。使用CAL / CS引脚能够
纠正V
OS
因为它漂移随时间( 1 / f噪声和老化;
SEE
图2-35 )
和整个温度范围。
在CAL / CS引脚实现两个功能:它把
运算放大器(多个)在低功率模式下时,它保持高电位,
并启动校正事件的V (修正
OS
)后,
上升沿。
而在低功耗模式下,静态电流
相当小(我
SS
= -3 μA ,典型值) 。的输出也处于
高阻状态。
在校准时,静态电流为
近,但比,指定的静态电流小
(6 mA,典型值) 。输出继续在高Z
状态,并且输入从断开
外部电路,以防止内部信号
影响电路的工作。运算放大器的输入是跨
应受连接到共模电压缓冲器和
反馈电阻。偏移校正(使用
数字状态机,逻辑电路和存储器),以及
校准常数存储在存储器中。
一旦校准事件完成时,该放大器是
重新连接到外部电路。导通时间,
当开始使用CAL / CS引脚校准,是3毫秒
(典型值) 。
内部有一个5兆欧的下拉电阻连接到
CAL / CS引脚。如果CAL / CS引脚悬空,扩增
费里正常工作。
奇偶校验错误检测器监视内存的内容
对任何腐败行为。在极少数情况下,一个奇偶校验错误
检测到的(例如,从一个α粒子腐败) ,一个
POR事件自动触发。这将导致
的输入偏置电压,以重新校正,并运
安培将不会返回到正常操作的一段
时间( POR开启时间t
PON
).
4.1.5
校准输入PIN
A V
CAL
脚是在一些可供选择(如,单
MCP651 )为那些需要的校准应用
重刑时内部驱动共模
电压比V等
DD
/3.
图4-1
示出了参考电路,其内部
设置运算放大器的共模电压参考
(V
CM_INT
)在校准过程中(所述电阻器是断开
从供给在其他时间)连接的。 5千欧
电阻提供过电流保护的缓冲器。
V
DD
300 kΩ
V
CAL
150 kΩ
V
SS
运放时
校准
5 kΩ
卜FF器
V
CM_INT
图4-1:
输入电路。
共模基准的
2011 Microchip的技术公司
DS22146B第23页