
MCP3426/7/8
应答位
开始位
读/写位
地址
地址字节
R / W ACK
建议发出呼叫复位或
该设备后,广播呼叫锁存命令一次
已启动。这将确保该装置读
地址引脚,病情稳定,并避免
锁存的地址位,而电源
不断上升。这可能会导致不准确的地址引脚
检测。
当地址引脚保持“浮动” :
地址字节:
器件代码
地址位
(注1 )
1
注1 :
1
0
1
A2
A1
A0
当地址引脚保持“浮动” ,地址引脚
瞬间输出一个短脉冲的振幅
关于V
DD
/ 2锁存活动期间。该设备还
锁存,同时该引脚电压。
如果在“浮动”引脚连接到一个大的寄生
电容( > 20 pF)的或长的PCB走线,这短短的
浮置电压输出可以被改变。其结果是,在
设备可能不正确地锁存引脚。
强烈建议保留“浮动”销
垫尽可能短的客户应用
PCB和最小化寄生电容到销
尽可能地小( < 20 pF)的。
图5-2
示出了锁存器的电压的一个例子
输出的地址引脚时的地址引脚保持
“浮动的” 。在ADR0销的波形是通过捕获
使用示波器探头与15 pF电容。
该设备将立即锁定浮动条件
之后,广播呼叫锁存命令。
2:
MCP3427和MCP3428 :通过配置
该用户。看
表5-4
为地址位
精读网络gurations 。
MCP3426 :编程工厂
在生产过程中。
图5-1:
5.3.2
地址字节。
器件地址位( A2 , A1 , A0 )
和地址选择引脚
( MCP3427和MCP3428 )
在MCP3427和MCP3428具有两个外部
器件地址引脚( ADR1 , ADR0 ) 。这些引脚可
设定为逻辑高(或连接到V
DD
) ,低(或连接到V
SS
),
或悬空(没有连接到任何东西,或绑
V
DD
/ 2) ,逻辑电平的这些组合使用
两个引脚使八个可能的地址。
表5-3
示出了设备地址取决于所述逻辑
的地址选择引脚的状态。
该器件样品ADR0的逻辑状态,并
ADR1引脚在以下事件:
(a)
(b)
(c)
器件上电。
呼叫复位
(见
第5.4节“广播呼叫” ) 。
广播呼叫锁存
(见
第5.4节“广播呼叫” ) 。
浮波形(输出)
在地址引脚
SCL
SDA
该器件样品的逻辑状态(地址引脚)
在上面的事件,并锁存该值,直到一个
新的锁事件发生。在正常操作期间(后
地址引脚锁存) ,地址引脚
从内部电路的其它部分内部关闭。
图5-2:
广播呼叫锁存
指挥与电压输出的地址引脚
左边的“浮动” ( MCP3427和MCP3428 ) 。
DS22226A第20页
2009年Microchip的科技公司