位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第452页 > MC68331VFV20 > MC68331VFV20 PDF资料 > MC68331VFV20 PDF资料3第9页

飞思卡尔半导体公司
2信号说明
2.1引脚特性
下表显示了MCU管脚和它们的特征。所有的输入检测CMOS逻辑电平。所有
输入可以被置于高阻抗状态,但这样做的方法会有所不同,这取决于针
功能。请参阅
表4
为输出驱动器的说明。在离散量I / O列中的条目
TA-
BLE 2
表明一个引脚复用I / O功能。端口标识时给出适用。
请参阅MCU框图有关端口的组织信息。
表2 MCU引脚特性
针
助记符
ADDR23/CS10/ECLK
ADDR [ 22:19 ] / CS [ 9 : 6 ]
地址[ 18 :0]的
AS
AVEC
BERR
BG/CS1
BGACK/CS2
BKPT / DSCLK
BR/CS0
CLKOUT
CSBOOT
DATA [ 15:0]
1
DS
DSACK1
DSACK0
DSI /的ifetch
DSO / IPIPE
EXTAL
2
FC [2:0 ] / CS [5:3 ]
FREEZE / QUOT
IC4/OC5
集成电路[3: 1]
停止
IRQ [ 7:1]
MISO
MODCLK
1
MOSI
OC [4: 1]
排
3
PCLK
3
PCS0/SS
PCS [3: 1]
PWMA , PWMB
读/写
RESET
RMC
产量
司机
A
A
A
B
B
B
B
B
—
B
A
B
Aw
B
B
B
A
A
—
A
A
A
A
Bo
B
Bo
B
Bo
A
—
—
Bo
Bo
A
A
Bo
B
输入
同步
Y
Y
Y
Y
Y
Y
—
Y
Y
Y
—
—
Y
Y
Y
Y
Y
—
—
Y
—
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
—
Y
Y
Y
输入
迟滞
N
N
N
N
N
N
—
N
Y
N
—
—
N
N
N
N
Y
—
特别
N
—
Y
Y
N
Y
Y
N
Y
Y
Y
Y
Y
Y
—
N
Y
N
分离
I / O
O
O
—
I / O
I / O
—
—
—
—
—
—
—
—
I / O
I / O
I / O
—
—
—
O
—
I / O
I / O
—
I / O
I / O
I / O
I / O
I / O
I
I
I / O
I / O
O
—
—
I / O
PORT
称号
—
PC [ 6 :3]
—
PE5
PE2
—
—
—
—
—
—
—
—
PE4
PE1
PE0
—
—
—
PC [ 2:0]
—
GP4
GP [7:5 ]
—
PF [7: 1]
PQS0
PF0
PQS1
GP [3:0 ]
—
—
PQS3
PQS [6:4 ]
—
—
—
PE3
飞思卡尔半导体公司...
MC68331TS/D
欲了解更多有关该产品,
转到: www.freescale.com
9