位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第452页 > MC68331VFV20 > MC68331VFV20 PDF资料 > MC68331VFV20 PDF资料2第26页

飞思卡尔半导体公司
3.4.4地址选通
AS是表示在地址总线上的地址的有效性和许多的有效性的定时信号
控制信号。一个总线周期开始后它被置位的二分之一时钟。
3.4.5数据总线
数据总线信号DATA [15:0 ]组成的双向的,非复用的并行总线,它将数据传送
到或从MCU 。读或写操作可以在一个总线周期传送8位或16位的数据。中
一个读周期中,数据是通过对时钟进行该总线周期的最后一个下降沿单片机锁存。为
一个写周期中,数据总线的全部16位被驱动的端口宽度或操作数的大小,而不管。该
单片机并将数据在数据总线的半个时钟周期之后的AS被置为在一个写周期。
3.4.6数据选通
数据选通(DS)是一个定时信号。对于一个读周期中,MCU断言的DS信号的外部装置
以放置在总线上的数据。 DS被断言在同一时间作为AS中一个读周期。对于写周期,
DS信号的外部设备的总线上的数据是有效的。该MCU断言DS一个完整的时钟周期
之后的AS在写周期的断言。
3.4.7总线周期终止信号
在总线周期中,外部设备断言的数据传输和尺寸确认信号( DSACK1
和DSACK0 ) 。在读周期中,信号告诉微控制器来终止总线周期和锁存数据。
在写周期期间,该信号指示一个外部设备已成功地存储数据,并且
的周期可以结束。这些信号也表明到MCU的端口总线周期的大小刚好的COM
pleted 。 (参见3.4.9动态总线宽度)。
总线错误( BERR )信号也是一个总线周期结束指示符,并且可以在不存在可用于
DSACK1和DSACK0的指示总线错误条件。它也可以被断言在与结合
这些信号,同时必须满足适当的时序要求。内部总线监控器可以
用于生成BERR信号用于内部和内部到外部的传输。当BERR和HALT
同时宣称,该CPU采用总线错误异常。
自动向量化信号( AVEC )可以终止外部IRQ引脚中断响应周期。 AVEC指示
该MCU将在内部产生一个向量号找到中断处理程序。如果是CON-
tinuously断言, autovectors将所有的外部中断请求产生。 AVEC被忽略
在所有其他的总线周期。
3.4.8数据传输机制
MCU的架构支持字节,字,长字操作数,允许访问8位和16位
通过使用由数据传送和大小应答控制的异步周期的数据端口
输入( DSACK1和DSACK0 ) 。
3.4.9动态总线宽度
单片机在每个总线周期动态地解释处理设备的端口大小,使
操作转移到或从8位和16位端口。中的操作数传输周期,从设备显
的NAL其端口的尺寸和通过使用DSACK0的指示总线周期到MCU完成
和DSACK1输入,如列于下表中。
表10 DSACK信号的影响。
DSACK1
1
1
0
0
DSACK0
1
0
1
0
结果
插入等待状态在当前总线周期
完整的周期 - 数据总线端口大小为8位
完整的周期 - 数据总线端口大小为16位
版权所有
飞思卡尔半导体公司...
26
欲了解更多有关该产品,
转到: www.freescale.com
MC68331TS/D