
CS
SCLK
SI
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
模拟集成电路设备数据
飞思卡尔半导体公司
外径*
外径*
外径*
外径*
外径*
外径*
D0*
D1*
D2*
D3*
D4*
D5*
D6*
D7*
旧数据
新数据DO7
旧数据
新数据DO0
数据传输时间(一般)
CS高到低
CS由低到高
SO
SI
SO引脚使能。输出状态信息传输到输出移位寄存器。
从移位寄存器的数据传送到所述输出功率开关。
将改变在SCLK引脚信号的上升沿状态。
将接受在SCLK引脚信号的下降沿数据。
D0
D1
SO
外径*
外径*
输出7
输出0
图18.数据传输时序
注意事项:
1.RST
销处于逻辑高状态的上述操作过程。
2.D0 ,D1,D2 ,..., D15和涉及到的节目数据的命令进入与D0 / D8的位( MSB)对应于输出7和对应于输出0 D7 / D15的MC33291 。
3.D0 * ,D1 * ,D2 * ,...,和D7 *涉及到对应于输出7的有序数据用D0 *位(MSB)的MC33291的。
4.OD *对应的旧数据位。
5.对于简便起见,只DO7和DO0示分别对应于输出7和输出0 。
功能说明
33291
17