位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2825页 > MC33291LDWR2 > MC33291LDWR2 PDF资料 > MC33291LDWR2 PDF资料1第14页

功能说明
功能引脚说明
串行输出( SO )
串行输出(SO)引脚是从输出的三态
移位寄存器。 SO引脚保持在高阻抗
状态,直到
CS
引脚变为逻辑低状态。所谓数据
报告漏极状态,或高或低的相对向
以前的命令字。 SO引脚上改变国家
个SCLK上升沿和读出上的下降沿
SCLK 。当输出为OFF ,而不是故障,在
相应的SO数据位为高电平。当输出是
开,并且不存在故障时,在相应的数据位
SO引脚将逻辑低状态。在SI / SO移位数据
如下一个先入先出(FIFO )协议与输入和
输出字的第一传送的MSB。参照
图17中的
在DO位是最高位对应于输出7
相对于之前的命令字。 SO引脚不
受影响的状态
RST
引脚。
对系统的复位延迟一个简单的功率可
通过使用由一个RC网络的编程
从旁路电容器
RST
引脚接地,电阻
到V
DD
,说明
图16 。
应当慎重
保证了电容的适当履行。小心注意
消除了不利的延迟
RST
与MCU的伤害
如果拉复位线拉低,从而实现
初始化导通延迟。它可以更容易地掺入
延迟到软件程序,并使用一个并行端口引脚
单片机控制33291L
RST
引脚。
V
DD
RDLY
+
20
A
RESET
RESET
复位( RST )
该33291L复位(
RST
)引脚为低电平有效。它被用来
清除SPI移位寄存器。在这样做时,所有的输出开关
被设置在OFF位置。随着设备的系统的MCU ,
当初始系统上电时,单片机保持
RST
针
该设备在逻辑低状态,以确保所有的输出为OFF
直到VDD和VPWR引脚的电压是足够的
可预测的操作。在33291L复位后,MCU是
准备断言系统控制所有的输出开关开始
关。
如果33291L的VPWR销遇到的低电压
以下正常工作, MCU应该拉
RST
针
低关闭输出和清除输入数据寄存器中。
该
RST
引脚为低电平有效,并具有内部上拉下来
纳入,以确保操作的可预测性应该
单片机开路的外部上拉了下来。内部上拉
只有25下是
A,
,得到安全,方便地实现对
MCU。该
RST
该33291L的引脚应该拉到逻辑
低状态中的至少250毫微秒的持续时间,以确保可靠的一个
复位。
MCU
C
DLY
33291
图16.上电复位
短路故障PROTECT DISABLE ( SFPD )
的短路故障保护禁止( SFPD )引脚用于
防止闭锁关断的输出由于过电流
条件。此功能提供了白炽灯的控制
其中,负载的浪涌电流超过器件的模拟
电流极限。本质上, SFPD引脚决定是否
在33291L输出(S )在检测的将立即关闭
在限流模式输出短路或停留在
操作,直到输出短路被移除或热
关机为止。如果SFPD引脚连接到V
DD
= 5.0 V
在33291L输出( S)将在当前有限的模式保持开启
在遇到负载短路电源供电或
过流条件。当SFPD引脚接地,一
短路会立即关闭,只输出
的影响。没有故障条件将其他输出
正常操作。在短路操作中寻址
稍后更详细。
33291L
14
模拟集成电路设备数据
飞思卡尔半导体公司