
21位解串器,具有可编程
扩频和直流平衡
引脚说明
针
1
2
3, 25, 32,
38, 44
4
5
6
7
8
9
10
11
12
13, 18
14
15
16
17
19, 21
20
22
23
24
26
27
28, 36, 48
29
30
31
33
名字
RxOUT17
RxOUT18
GND
RxOUT19
RxOUT20
SSG
DCB
RxIN0-
RxIN0+
RxIN1-
RxIN1+
LVDSV
CC
LVDSGND
RxIN2-
RxIN2+
RxCLKIN-
RxCLKIN +
PLLGND
PLLV
CC
PWRDWN
RxCLKOUT
RxOUT0
RxOUT1
RxOUT2
V
CCO
RxOUT3
RxOUT4
RxOUT5
RxOUT6
通道0单端输出
输出电源电压。绕过每个V
CCO
到GND与0.1μF和0.001μF电容并联的
靠近引脚越好。
通道0单端输出
2通道单端输出
地
2通道单端输出
三电平逻辑,扩频发生器控制输入。 SSG选择的频率扩展
RxCLKOUT相对RxCLKIN (见表3)。
三电平逻辑,直流平衡控制输入。 DCB选择直流平衡的,非DC平衡,或保留
操作(见表1) 。
反转通道0 LVDS串行数据输入
同相通道0 LVDS串行数据输入
反转通道1 LVDS串行数据输入
同相通道1 LVDS串行数据输入
LVDS电源电压。绕道LVDSV
CC
到GND与0.1μF和0.001μF并联接近电容
销越好。
LVDS地
反转通道2 LVDS串行数据输入
同相通道2 LVDS串行数据输入
反相LVDS并行速率时钟输入
同相LVDS并行速率时钟输入
PLL地面
PLL供电电压。绕道PLLV
CC
到GND与0.1μF和0.001μF并联接近电容
销越好。
5V容限LVTTL / LVCMOS关断输入。
PWRDWN
在内部下拉至GND 。输出
高阻抗时
PWRDWN
=低或开路。
并行速率时钟单端输出。该MAX9242具有上升沿输出选通。该MAX9244 / MAX9246 /
MAX9254有一个下降沿频闪。
功能
MAX9242/MAX9244/MAX9246/MAX9254
______________________________________________________________________________________
11