
四路LVDS线接收器具有流通
引出线和“在路径”故障保护
MAX9173
引脚说明
针
TSSOP / SO
1
2
3
4
5
6
7
8
9, 16
10
11
12
13
14
15
—
QFN
15
16
1
2
3
4
5
6
7, 14
8
9
10
11
12
13
裸露焊盘
名字
IN1-
IN1+
IN2+
IN2-
IN3-
IN3+
IN4+
IN4-
EN ,
EN
OUT4
OUT3
GND
V
CC
OUT2
OUT1
EP
功能
反相差分接收器输入接收机1
同相差分接收器输入接收机1
同相差分接收器的输入接收器2
反相差分接收器的输入接收器2
反相差分接收器的输入接收器3
同相差分接收器的输入接收器3
同相差分接收器的输入接收器4
反相差分接收器的输入接收器4
接收器的使能输入。当EN =高
EN
=低电平或开路,输出有效。
对于EN其他组合和
EN ,
输出被禁止,而且在高
阻抗。
LVCMOS / LVTTL接收器输出的接收器4
LVCMOS / LVTTL接收器输出的接收器3
地
电源输入。绕道V
CC
到GND与0.1μF和0.001μF的陶瓷电容。
将较小的值帽尽可能靠近针越好。
LVCMOS / LVTTL接收器输出的接收器2
LVCMOS / LVTTL接收器输出的接收器1
裸露焊盘。焊接到地平面进行适当的散热。
表1.输入/输出功能表
使
EN
H
EN
L或开放
输入
( IN_ +) - ( IN_- )
V
ID
≥
0
V
ID
≤
-100mV
开放的,无驱动短路,或无驱动并行端接
ENABLE引脚的所有其他组合
不在乎
产量
OUT-
H
L
H
Z
详细说明
LVDS是一种信令方法,用于点至点
在一个受控阻抗介质的通信
由ANSI TIA / EIA- 644和IEEE 1596.3定义
标准。 LVDS使用低电压摆幅比其他
公共通信标准,实现较高
数据传输速率降低的功率消耗,同时
减少电磁干扰和系统对噪声敏感。
在MAX9173是500Mbps的四通道LVDS receiv-
器用于高速,点至点,低功耗
应用程序。每个通道接受一个LVDS输入
6
它转化为一个LVTTL / LVCMOS输出。接收器
被指定用于检测差分信号的低到
100mV至高达1.2V范围内的输入电压
0至V系列
CC
。在250mV至400mV差分输出
把一个LVDS驱动器的名义上围绕中心
1.2V偏置。这个偏移量,再加上接收机的0至
V
CC
输入电压范围,允许超过± 1V移
的信号(如看到的接收器) 。这允许
在发送器中的接地参考点差和
接收机中,的共模效应耦合
噪声,或两者兼而有之。
_______________________________________________________________________________________