
M95160, M95080
连接到SPI总线
这些装置与SPI完全兼容
协议。
所有指令,地址和输入数据字节
被移位到该装置中,最显著位
第一。该串行数据输入(D)中被采样的
第一个上升的串行时钟(C )的边缘片后
选择(S )变低。
所有输出数据字节被移出设备,
第一最显著位。串行数据输出
( Q)被锁存串行的第一个下降沿
时钟(C )的指令(如读取后
从存储阵列和读状态寄存器IN-
structions )已经被移入器件。
图4中。
示出了三个设备,连接到
MCU的SPI总线上。只选择一个设备在
一时间,所以只有一个设备驱动的串行数据
输出(Q)线的时间,所有的其他被高
阻抗。
图4.总线主控与内存的SPI总线器件
SDO
SPI接口与
( CPOL , CPHA ) =
(0 ,0)或(1, 1)
SDI
SCK
Q D
总线主控
( ST6 , ST7 , ST9 ,
ST10 ,其他)
SPI存储器
设备
CS3
CS2
CS1
S
W
HOLD
S
W
HOLD
S
W
HOLD
SPI存储器
设备
SPI存储器
设备
Q D
Q D
AI03746D
注:写保护( W)和保持( HOLD )的信号应该是驱动,高或低是合适的。
7/40