添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第917页 > LV71081E > LV71081E PDF资料 > LV71081E PDF资料1第16页
LV71081E
4.初始化和其它
SW LSI的初始化电路保护下面的模式。请参见“串行控制表” 。
在SDA的特点和SCL 1/0级为SW LSI
参数
低电平输入电压
高电平输入电压
低电平输出电流
SCL时钟频率
建立时间重复起始条件
保持时间启动条件。在此期间后,第一个时钟脉冲。
SCL时钟的低电平周期
上升SDA和SDL信号的时间
高周期的SCL时钟
秋季SDA和SDL信号的时间
数据保持时间:
数据建立时间
建立时间为停止条件
BUS fredd一个停止和启动条件之间的时间
符号
VIL
VIH
IOL
的fSCL
TSU: STA
THD: STA
为tLOW
tR
大腿
tF
THD: DAT
TSU: DAT
TSU: STO
TBUF
0.6
0.6
1.3
0
0.6
0
0
100
0.6
1.3
0.3
0.9
0.3
0
3.0
最大
0.8
5.0
3.0
400
单位
V
V
mA
千赫
μs
μs
μs
μs
μs
μs
μs
ns
μs
μs
时序图2的定义。
大腿
SCL ( 86pin )
TSU: STA
SDA ( 87pin )
THD: STA
为tLOW
THD: DAT
TSU: DAT
TSU: STO
TBUF
tR
tF
No.A1610-16/31

深圳市碧威特网络技术有限公司