
LTC5584
引脚功能
IP2Q , IP2I (引脚1 ,引脚4 ) :
IIP2调整模拟控制
电压输入Q和I通道。去耦电容
建议在该引脚。低输出阻抗电压
年龄源推荐用于驱动这些引脚。这些
引脚应保持在未使用浮动。
DCOQ , DCOI (引脚2 ,引脚3 ) :
DC偏置模拟控制
电压输入Q和I通道。去耦电容
器,建议在该引脚。低输出阻抗
电压源被推荐用于驱动这些引脚。
这些引脚应保持在未使用浮动。
RF
+
中,Rf
–
( 5脚, 6脚) :
RF差分输入。外部
平衡 - 不平衡变压器与匹配来获得良好的
返回跨越RF输入频率范围的损失。射频
脚应该是DC阻断了0.01μF的耦合电容。
GND (引脚8 , 13 , 14 ,裸露焊盘引脚25 ) :
地面上。
这些引脚必须焊接到RF接地平面
在电路基板上。背面的裸露焊盘接地
连接应具有低电感的连接和
良好的热接触,以在印刷电路板的接地
飞机采用了许多过孔。参见图2和3 。
EN (引脚7 ) :
使能引脚。当EN引脚上的电压
是逻辑高时,芯片被完全打开;芯片
被完全关断为逻辑低。内置20万
下拉电阻保证了芯片仍处于禁用状态,如果
没有连接到引脚(开路状态) 。
V
BIAS
( 9脚) :
该引脚可被拉到地通过
一个电阻,以降低芯片的电流消耗。
请参阅应用信息。
V
CC
(引脚10 ) :
正电源引脚。该引脚应
旁路分流0.01μF和1μF电容。
EDC (引脚11 ) :
DC偏移调整模式使能引脚。
当在EDC的引脚上的电压是逻辑高时,直流
偏移控制电路被使能。该电路被禁用
为逻辑低。内部200K下拉电阻确保可靠
电路保持禁用如果没有连接
销(开路状态) 。
EIP2 (引脚12 ) :
IP2的偏移调整模式使能引脚。
当在EIP2引脚上的电压是逻辑高时, IP2
调整电路被使能。该电路被禁用
为逻辑低。内部200K下拉电阻确保可靠
电路保持禁用如果没有连接
销(开路状态) 。
LO
+
, LO
–
(引脚15 ,引脚16 ) :
LO输入。外部匹配
需要跨越LO输入以获得良好的回波损耗
频率范围。可驱动单端或differen-
tially与外部变压器。在LO引脚应
直流阻断用0.01μF耦合电容。
V
帽
, CMQ , CMI (引脚17 ,引脚18 ,引脚19 ) :
共模
旁路电容引脚。所以建议CMI和
CMQ连接到V
帽
通过0.1μF电容。
不出意外应该连接到V
帽
因为它是CON-
连接至V
CC
内的芯片。
I
+
, I
–
, Q
+
, Q
–
(引脚23 ,引脚22 ,引脚21 ,引脚20 ) :
迪FF erential
基带输出引脚为I通道和Q通道。
的直流偏置点为V
CC
- 1.5V每个引脚。这些引脚
必须有外部100Ω或电感器的上拉至V
CC
.
REF (引脚24 ) :
参考电压输入模拟量控制
电压引脚。去耦电容建议
该引脚上。低输出阻抗电压源
推荐用于驱动该引脚。该引脚应留
漂浮在未使用。
5584f
13