MICRF002
QwikRadio系列
tm
麦克雷尔
引脚说明
(引脚数为8引脚版本在括号标识)
引脚数
1
2/3
引脚名称
SEL0
VSSRF
引脚功能
该引脚与SEL1 ,程序所需的解调器滤波器带宽相结合。该引脚
内部上拉至VDD 。见表1 。
该引脚为接地回路的集成电路的RF部分。旁路电容连接从VDDRF到
VSSRF应该有尽可能短的引线长度。为了获得最佳性能, VSSRF连接到VSSBB
在电源只(即,保持VSSBB电流流经VSSRF返回路径) 。
该引脚接地回路的IC 。旁路电容, VDD与VSS连接应该有
最短的引线长度。
这是接收RF输入,内部交流耦合。该引脚连接到接收天线。输入
阻抗很高( FET门)大约为2pF的分流(寄生)电容。对于应用程序
设在较高的环境噪声的环境中,一个固定的值的带通网络可以连接之间
在ANT引脚和VSSRF提供额外的接收选择性和输入过载保护。 (见
“应用笔记TBD ”)。
该引脚是正电源输入端的集成电路的RF部分。 VDDBB和VDDRF应连接
直接在IC引脚。连接一个低ESL ,低ESR从这个引脚VSSRF去耦电容,短
成为可能。
该引脚是正电源输入为IC的基带部分。 VDDBB和VDDRF应
在IC引脚直接连接。
该引脚是正电源输入端的集成电路。连接一个低ESL ,低ESR的电容去耦从这个
销至VSSRF ,尽可能地短。
这种电容器中提取从解调的波形,它变成了(DC)的平均值
参照用于内部数据限幅比较器。将此视为一个低通RC滤波器,源阻抗
118kΩ的(对于REFOSC频率f = 4.90MHz ,见注5 ) 。标准
±
20%的X7R陶瓷电容器是
通常是足够的。
未使用的引脚
这是在地面返回的IC的基带部分。旁路和输出电容器连接
以VSSBB应该有尽可能短的引线长度。为了获得最佳性能, VSSRF连接
VSSBB在电源只(即,保持VSSBB电流流经VSSRF返回路径) 。
输出数据信号。 CMOS电平兼容。
逻辑输入关断模式控制。将这个引脚拉低,以将IC投产。该引脚在
内部上拉至VDD 。
一个输出信号,低电平时,集成电路检测到输入的RF信号,通过监视数据确定
序言。 CMOS电平兼容。
积分电容器片上的AGC (自动增益控制) 。衰减/攻击时间常数( TC )比
名义上被设定为10: 1 。使用0.47uF或更大强烈推荐最佳范围性能。
采用低漏电型电容器占空比操作(DIP钽,陶瓷,聚酯) 。 (见
“应用笔记
TBD )。
该引脚与SEL0 ,程序所需的解调器滤波器带宽相结合。该引脚在
内部上拉至VDD 。见表1 。
这是用于片上调谐和校准的定时基准。无论是连接陶瓷谐振器或晶体
(模式而定)该引脚和VSSBB ,或驱动器的输入端与AC之间的耦合0.5Vpp输入时钟。
使用陶瓷谐振器无内置电容。需要注意的是,如果在固定模式下运行时,晶体必须
可以使用;然而,在SWP模式下,可以使用一个晶体或陶瓷谐振器。看
“应用笔记
TBD
对频率选择和准确性的细节。
这个逻辑引脚控制MICRF002的操作模式。当SWEN = HIGH时, MICRF002是
SWP模式。当SWEN =低电平时,器件作为一个传统的单转换
超外差接收机。 (见
“应用笔记TBD ”
了解详细信息。 )该引脚在内部上拉至VDD 。
解调带宽(赫兹)
SWP模式
5000
2500
1250
625
科幻固定的模式
10000
5000
2500
1250
(1)
4
(2)
VSS
蚂蚁
5
VDDRF
6
(3)
7
(4)
VDDBB
VDD
CTH
8
9
N / C
VSSBB
10
(5)
11
(6)
12
13
(7)
DO
关闭
WAKEB
CAGC
14
15
(8)
SEL1
REFOSC
16
斯文
SEL0
1
0
1
0
SEL1
1
1
0
0
表1
标称解调器(基带)滤波器的带宽
与SEL0 , SEL1和模式
1999年7月
3
MICRF002