的ispClock 5600A系列
在系统可编程,增强零延迟
时钟发生器,通用扇出缓冲器
2008年6月
数据表DS1019
特点
■
■
■
■
为8MHz到400MHz的输入/输出操作
低输出至输出偏斜( <50ps )
低抖动峰 - 峰值
多达20个可编程扇出缓冲器
可编程输出标准和个人
使能控制
- LVTTL , LVCMOS , HSTL , eHSTL , SSTL ,
LVDS , LVPECL ,差分HSTL , SSTL
可编程输出阻抗
- 40至70
Ω
在5
Ω
增量
可编程转换速率
多达10家银行与个别V
CCO
和GND
- 1.5V, 1.8V, 2.5V, 3.3V
■
截至5个时钟频率范围
■
灵活的时钟参考和外部
反馈输入
可编程输入标准
- LVTTL , LVCMOS , SSTL , HSTL , LVDS ,
LVPECL ,差分HSTL , SSTL
时钟A / B选择多路
反馈A / B选择多路
可编程终端
■
所有的输入和输出插座热卖
柔顺
■
四个用户可编程的廓存储在
E
2
CMOS
内存
支持测试和多种经营
CON连接gurations
■
完全集成的高性能PLL
可编程锁定检测
乘法和除法比率控制
- 输入分频器( 1 40 )
- 反馈分频器( 1 40 )
- 五个输出分频器( 2 80 )
可编程片上环路滤波器
兼容的扩频时钟
■
完整的JTAG边界扫描测试系统内
编程支持
■
特殊电源噪声抗扰度
■
商业级(0至70° C)和工业
( -40至85 ° C)温度范围
■
100引脚和48引脚TQFP封装
■
应用
电路板共同的时钟产生和
分配
基于PLL的频率产生
高扇出时钟缓冲器
零延迟时钟缓冲器
■
精密可编程相位调整
(斜)每路输出
16种设置;最小步长156ps
- 锁定于VCO频率
高达+/-为12ns倾斜范围
粗和FI NE调整模式
产品系列结构图
锁定检测
产量
分频器
绕行
MUX
*
V0
V1
V2
V3
V4
PLL内核
内部/外部
反馈
SELECT
*
产量
路由
矩阵
SKEW
控制
产量
DRIVERS
参考
输入
M
PHASE /
频率
探测器
滤波器
VCO
N
反馈
输入
JTAG
接口
&放大器;
E
2
CMOS
内存
多个配置文件
管理逻辑
0
1
2
3
内部反馈路径
*输入只适用于ispClock5620A
2008莱迪思半导体公司莱迪思的所有商标,注册商标,专利和网站上列出的www.latticesemi.com/legal 。所有其他品牌
或产品名称均为其各自所有者的注册商标。本文中的说明和信息,如有变更,恕不另行通知。
www.latticesemi.com
1-1
DS1019_01.4
时钟输出
莱迪思半导体公司
ispClock5600A系列数据手册
一般描述和概述
该ispClock5610A和ispClock5620A是在系统可编程高扇出增强的零延迟时钟gen-
erators设计用于高性能通信和计算应用。该ispClock5610A
提供多达10个单端或网络连接已经差分时钟输出,而ispClock5620A提供多达20单
端或10差分时钟输出。每对输出可以独立地CON组fi gured支持独立
I / O标准( LVDS , LVPECL , LVTTL , LVCMOS , SSTL , HSTL )和输出频率。此外,每个输出
提供端接,压摆率,时序偏差的独立可编程控制。所有CON组fi guration信息
灰被存储在芯片中的非易失性
2
CMOS内存。
该ispClock5600A的PLL和分频器系统,支持从多个来源的时钟频率合成
通过提供可编程的输入和反馈分频器的参考输入。一组网络连接已经后PLL V-
分频器通过支持网络的一代已经独立的输出频率提供了额外的灵活性。环馈
背面也可以采取内部从输出的任何网络连接的已经V分频器,或从外部通过FBKA +/-或FBKB +/-
销。
在ispClock5600A家庭所有成员的核心功能是一样的,是设备之间的差异
限制为输入和输出的数目,如示于下表中。图1和图2示出了功能性
该ispClock5610A和ispClock5620A的框图。
表1-1 。 ispClock5600A家庭成员
设备
ispClock5610A
ispClock5620A
参考文献。输入对
1
2
反馈输入对
1
2
时钟输出
10
20
图1-1 。 ispClock5610A功能框图
PS0
PS1
LOCK
RESET
PLL_BYPASS
SGATE
GOE
OEX
OEY
个人选择
控制
输出使能控制
0
1
2
3
LOCK
检测
产量
分频器
V0
(2-80)
输出路由
矩阵
SKEW
控制
产量
DRIVERS
BANK_0
BANK_0
BANK_1
BANK_1
BANK_2
BANK_2
BANK_3
BANK_3
BANK_4
BANK_4
输入
分频器
REFA +
REFA-
REFVTT
M
(1-40)
1
V1
(2-80)
相
检测
环
滤波器
V2
(2-80)
VCO
0
V3
(2-80)
N
(1-40)
反馈
分频器
V4
(2-80)
E
2
CON组fi guration
FBKA +
FBKA -
FBKVTT
JTAG接口
反馈
弯曲调节
TDI
TMS
TCK
TDO
1-2
莱迪思半导体公司
ispClock5600A系列数据手册
绝对最大额定值
ispClock5600A
核心电源电压V
CCD
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5至5.5V
PLL电源电压V
CCA
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5至5.5V
JTAG电源电压V
CCJ
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5至5.5V
输出驱动器电源电压V
CCO
。 。 。 。 。 。 。 。 。 。 。 。 -0.5至4.5V
输入电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5至4.5V
输出电压
1
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5至4.5V
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ℃150℃
结温供电。 。 。 。 。 。 -40 ℃130℃
1.当在高阻状态时施加到输出
推荐工作条件
ispClock5600A
符号
V
CCD
V
CCJ
V
CCA
V
CCXSLEW
T
JOP
T
A
参数
核心供电电压
JTAG I / O电源电压
模拟电源电压
V
CC
开启爬坡速率
工作结温
工作环境温度
所有电源引脚
广告
产业
广告
产业
条件
分钟。
3.0
2.25
3.0
—
0
-40
0
-40
马克斯。
3.6
3.6
3.6
0.33
130
130
70
1
85
1
单位
V
V
V
V / μs的
°C
°C
1.设备的功耗也可能会限制最高环境工作温度。
推荐工作条件 - V
CCO
与标准逻辑
V
CCO
(V)
标准逻辑
LVTTL
1.8V LVCMOS
2.5V LVCMOS
3.3V LVCMOS
SSTL1.8
SSTL2 1级
SSTL3 1级
HSTL类1
eHSTL 1级
LVPECL (差分)
LVDS
V
CCO
= 2.5V
V
CCO
= 3.3V
分钟。
3.0
1.71
2.375
3.0
1.71
2.375
3.0
1.425
1.71
3.0V
2.375
3.0
典型值。
3.3
1.8
2.5
3.3
1.8
2.5
3.3
1.5
1.8
3.3V
2.5V
3.3
马克斯。
3.6
1.89
2.625
3.6
1.89
2.625
3.6
1.575
1.89
3.6V
2.625
3.6
分钟。
—
—
—
—
0.84
1.15
1.30
0.68
0.84
—
—
—
V
REF
(V)
典型值。
—
—
—
—
0.90
1.25
1.50
0.75
0.90
—
—
—
马克斯。
—
—
—
—
0.95
1.35
1.70
0.90
0.95
—
—
—
分钟。
—
—
—
—
—
V
REF
- 0.04
V
REF
- 0.05
—
—
—
—
—
V
TT
(V)
典型值。
—
—
—
—
0.5× V
CCO
V
REF
V
REF
0.5× V
CCO
0.5× V
CCO
—
—
—
马克斯。
—
—
—
—
—
V
REF
+ 0.04
V
REF
+ 0.05
—
—
—
—
—
注: “ - ”表示V
REF
或V
TT
均不适用于本标准逻辑
1-4
莱迪思半导体公司
ispClock5600A系列数据手册
E
2
CMOS存储器写入/擦除特性
参数
擦除/重写数
条件
分钟。
1000
典型值。
—
马克斯。
—
单位
性能特点 - 电源
符号
I
CCD
I
CCA
参数
核心供电电流
3
模拟电源电流
3
输出驱动器电源电流
(每行)
条件
ispClock5610A F
VCO
= 800MHz的
ispClock5620A F
VCO
= 800MHz的
f
VCO
= 800MHz的
V
CCO
= 1.8V
1
, LVCMOS ,女
OUT
= 266MHz的
I
CCO
V
CCO
= 2.5V
1
, LVCMOS ,女
OUT
= 266MHz的
V
CCO
= 3.3V , LVCMOS ,女
OUT
= 266MHz的
V
CCO
= 3.3V , LVDS ,女
OUT
= 400MHz的
V
CCJ
= 1.8V
I
CCJ
JTAG I / O电源电流(静态)V
CCJ
= 2.5V
V
CCJ
= 3.3V
由每家银行所消耗1电源电流,两路输出活跃, 5pF的负载。
由每家银行所消耗2.电源电流, 100
Ω
, 5pF的差分负载。
3.所有未使用的REFCLK和接地反馈。
2
1
典型值。
110
130
5.5
16
21
27
8
马克斯。
125
150
7
18
27
38
10
300
400
400
单位
mA
mA
mA
mA
mA
mA
mA
A
A
A
DC电气特性 - 单端逻辑
V
IL
(V)
标准逻辑
LVTTL / LVCMOS 3.3V
1.8V LVCMOS
2.5V LVCMOS
SSTL2 1级
SSTL3 1级
HSTL类1
eHSTL 1级
分钟。
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
马克斯。
0.8
0.68
0.7
V
REF
- 0.2
V
REF
- 0.1
V
REF
- 0.1
2
1.07
1.7
V
REF
+ 0.2
V
REF
+ 0.1
V
REF
+ 0.1
V
IH
(V)
分钟。
马克斯。
3.6
3.6
3.6
3.6
3.6
3.6
3.6
V
OL
马克斯。 (V)
OH
MIN 。 (V )
0.4
0.4
0.4
0.54
2
0.9
0.4
0.4
2
3
3
I
OL
(MA )
12
2, 3
12
2, 3
12
2, 3
7.6
8
8
8
I
OH
(MA )
-12
2, 3
-12
2, 3
-12
2, 3
-7.6
-8
-8
-8
V
CCO
- 0.4
V
CCO
- 0.4
V
CCO
- 0.4
V
CCO
- 0.81
1
V
CCO
- 1.3
V
CCO
- 0.4
V
CCO
- 0.4
1
2
2
V
REF
- 0.18 V
REF
+ 0.18
1.特定网络版为40Ω内部串联输出终端。
2.特定网络版的
≈20Ω
内部串联输出端接,快速压摆率设置。
3.对于较慢的摆率设置我
OH
, I
OL
= 8毫安。
1-5