CY7C026A
CY7C036A16K X 16/18双端口静态RAM
CY7C026A
CY7C036A
16K X 16/18双端口静态RAM
特点
真正的双端口存储器单元允许同时
相同的内存位置的访问
16K ×16的组织( CY7C026A )
16K ×18的组织( CY7C036A )
0.35微米CMOS工艺,以获得最佳速度/功耗
高速访问:
12
[1]
/15/20
ns
低功耗运行
- 活动:我
CC
= 180 mA(典型值)
- 待机:我
SB3
α= 0.05 mA(典型值)
完全异步操作
自动断电
可扩展数据总线32/36位以上使用
使用多个时,主/从芯片选择
设备
片上仲裁逻辑
包括信号灯,允许软件握手
端口之间
INT标志的端口到端口的通信
独立的高字节和低字节控制
引脚选择主机或从机
商业和工业温度范围
提供100引脚TQFP
无铅封装
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
CE
L
LB
L
OE
L
8/9
8/9
8/9
CE
R
LB
R
OE
R
[2]
I / O
8/9L
-I / O
15/17L
[3]
I / O
0L
-I / O
7/8L
I / O
控制
I / O
控制
8/9
I / O
8/9L
-I / O
15/17R
I / O
0L
-I / O
7/8R
[3]
[2]
14
A
0L
–A
13L
地址
解码
14
真正的双端口
RAM阵列
地址
解码
14
14
A
0R
–A
13R
A
0L
–A
13L
CE
L
OE
L
读/写
L
SEM
L
忙
L
INT
L
UB
L
LB
L
打断
SEMAPHORE
仲裁
[4]
[4]
A
0R
–A
13R
CE
R
OE
R
读/写
R
SEM
R
忙
R
INT
R
UB
R
LB
R
M / S
注意事项:
1.请参见第6页的负荷的情况。
2. I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备。
3. I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备。
4. BUSY是在主模式下的输出和输入从机模式。
赛普拉斯半导体公司
文件编号: 38-06046牧师* C
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2005年9月6日
CY7C026A
CY7C036A
销刀豆网络gurations
100引脚TQFP (顶视图)
SEM
L
读/写
L
I / O
9L
I / O
8L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
I / O
1L
I / O
0L
GND
VCC
A
13L
A
12L
A
10L
A
11L
OE
L
CE
L
UB
L
LB
L
A
9L
A
8L
A
7L
75
74
73
72
71
70
69
68
67
66
65
64
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
NC
I / O
10L
I / O
11L
I / O
12L
I / O
13L
GND
I / O
14L
I / O
15L
VCC
GND
I / O
0R
I / O
1R
I / O
2R
VCC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
NC
NC
NC
A
6L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
5R
NC
NC
NC
CY7C026A ( 16K ×16 )
63
62
61
60
59
58
57
56
55
54
53
52
51
OE
R
读/写
R
SEM
R
CE
R
UB
R
I / O
7R
I / O
8R
I / O
9R
LB
R
A
9R
A
8R
A
7R
I / O
10R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
A
13R
A
12R
I / O
11R
GND
文件编号: 38-06046牧师* C
GND
A
10R
A
11R
A
6R
第18页2
CY7C026A
CY7C036A
销刀豆网络gurations
(续)
100引脚TQFP
顶视图
I / O
10L
I / O
9L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
GND
I / O
1L
I / O
0L
读/写
L
SEM
L
OE
L
LB
L
A
12L
UB
L
A
10L
V
CC
CE
L
A
11L
A
9L
A
8L
A
7L
A
6L
75
NC
NC
I / O
8L
I / O
17L
I / O
11L
I / O
12L
I / O
13L
I / O
14L
GND
I / O
15L
I / O
16L
V
CC
GND
I / O
0R
I / O
1R
I / O
2R
V
CC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
I / O
8R
I / O
17R
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
A
13L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
13R
NC
NC
NC
CY7C036A ( 16K ×18 )
OE
R
读/写
R
GND
SEM
R
CE
R
UB
R
I / O
7R
I / O
9R
LB
R
A
9R
A
8R
A
7R
A
6R
I / O
10R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
I / O
16R
A
12R
I / O
11R
选购指南
CY7C026A
CY7C036A
-12
[1]
最大访问时间
典型工作电流
典型待机电流为我
SB1
(两个端口TTL电平)
典型待机电流为我
SB3
(这两个端口CMOS电平)
12
195
55
0.05
CY7C026A
CY7C036A
-15
15
190
50
0.05
CY7C026A
CY7C036A
-20
20
180
45
0.05
单位
ns
mA
mA
mA
文件编号: 38-06046牧师* C
GND
A
10R
A
11R
A
5R
第18页3
CY7C026A
CY7C036A
引脚德网络nitions
左侧端口
CE
L
读/写
L
OE
L
A
0L
–A
13L
I / O
0L
-I / O
17L
SEM
L
UB
L
LB
L
INT
L
忙
L
M / S
V
CC
GND
NC
CE
R
读/写
R
OE
R
A
0R
–A
13R
I / O
0R
-I / O
17R
SEM
R
UB
R
LB
R
INT
R
忙
R
正确的端口
芯片使能
读/写使能
OUTPUT ENABLE
地址
数据总线输入/输出
信号灯启用
高字节选择( I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备)
低字节选择( I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备)
中断标志
忙标志
主机或从机选择
动力
地
无连接
指邮件箱。通过这些信号被用来传递一个标志,
或标记,从一个端口到另一个时,表示一个共享
资源在使用中。旗语逻辑由八个
共享锁。只有一侧可控制锁存器
(信号量)在任何时间。信号量的控制指示
该共享资源在使用中。自动断电
功能由芯片独立地控制每一个端口上
使能引脚。
该CY7C026A和CY7C036A是100引脚薄型可用
四塑料扁平封装( TQFP )封装。
写操作
数据必须被设置为T的时间
SD
上升沿之前
读/写的,以保证有效的写入。写操作
不论是由R / W引脚控制(见写周期第1号
波形)或CE引脚(见写周期第2波) 。
对于非竞争业务需要输入summa-
聘在
表1中。
如果一个位置被一个端口,另一写入
试图读取该位置端口,一个端口到端口的流出液
延迟必须发生之前的数据被读出到输出;
否则数据读取不确定性。数据将是有效
在油口T
DDD
后的数据被呈现在其他端口上。
读操作
当读取装置,用户必须断言二者在OE
和CE引脚。数据将用T
ACE
CE或T后
美国能源部
后
OE断言。如果用户希望访问一个信号标志
然后扫描电镜引脚必须置位,代替CE引脚,并
OE也必须置位。
中断
上面的两个存储单元可以用于讯息
路过。最高的存储器位置( 3FFF )是邮箱
为正确的端口和第二高的存储器位置
( 3FFE )是邮箱为左端口。当一个端口写入
其他端口的邮箱,会产生一个中断给业主。
描述
架构
该CY7C026A和CY7C036A包括16K阵列的
16字和18位的每个双端口RAM单元,I / O和
地址线和控制信号(CE, OE , R / W) 。这些
控制引脚允许独立访问读取或写入
在内存中的任何位置。为了处理同时写入/读取
到相同的位置,一个BUSY脚被设置在每个端口上。两
中断( INT )引脚可用于端口到端口的通信
阳离子。两个信号量( SEM )控制引脚用于
分配的共享资源。通过M / S引脚,这些设备可以
功能作为主( BUSY引脚输出) ,或作为奴隶
( BUSY引脚输入) 。该器件还具有自动
掉电功能,通过CE控制。设置每个端口
与自己的输出使能控制(OE ),它允许数据以
从设备中读取。
功能说明
该CY7C026A和CY7C036A是低功耗CMOS 16K X
16/18双口静态RAM 。各仲裁方案是
包括在这些设备的多个时处理情况
处理器访问同一块数据。两个端口
规定,允许独立的异步访问
读取和写入到任意位置在存储器中。该设备可以
可以用作独立的一十八分之十六位双端口静态RAM或
多个设备可以以用作结合
三十六分之三十二位或更宽的主/从双口静态RAM 。的M / S的
销被设置用于实现36分之32位或更宽存储器
而不需要单独的主机和从机的应用
设备或额外的分立逻辑。应用领域包括:
处理器间/多处理器设计,通信
状态缓冲和双端口视频/图形内存。
每个端口都有独立的控制引脚:芯片使能( CE ) ,
读或写使能(R / W)和输出使能( OE ) 。两
提供了每个端口( BUSY和INT)的标志。忙
信号,该端口正在尝试访问相同的位置
目前正由其他端口进行访问。中断标志
( INT ),允许通过的端口或系统之间的通信
文件编号: 38-06046牧师* C
第18页4
25/0251
CY7C026A
CY7C036A
16K X 16/18双端口静态RAM
特点
真正的双端口存储器单元允许simulta-
相同的内存位置neous访问
16K ×16的组织( CY7C026A )
16K ×18的组织( CY7C036A )
0.35微米CMOS工艺,以获得最佳速度/功耗
高速访问: 12
[1]
/ 15/20纳秒
低功耗运行
—
主动:我
CC
= 180 mA(典型值)
- 待机:我
SB3
α= 0.05 mA(典型值)
完全异步操作
自动断电
可扩展数据总线32/36位或更多使用Mas-
使用多个设备时器/从芯片选择
片上仲裁逻辑
包括信号灯,允许软件握手
端口之间
INT标志的端口到端口的通信
独立的高字节和低字节控制
引脚选择主机或从机
商业和工业温度范围
提供100引脚TQFP
引脚兼容和功能上等同于IDT70261
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
CE
L
LB
L
OE
L
CE
R
LB
R
OE
R
[2]
8/9
8/9
8/9
[2]
I / O
8/9L
-I / O
15/17L
[3]
I / O
0L
-I / O
7/8L
I / O
控制
I / O
控制
8/9
I / O
8/9L
-I / O
15/17R
[3]
I / O
0L
-I / O
7/8R
14
A
0L
–A
13L
地址
解码
14
真正的双端口
RAM阵列
地址
解码
14
14
A
0R
–A
13R
A
0L
–A
13L
CE
L
OE
L
读/写
L
SEM
L
[4]
打断
SEMAPHORE
仲裁
[4]
A
0R
–A
13R
CE
R
OE
R
读/写
R
SEM
R
忙
R
INT
R
UB
R
LB
R
忙
L
INT
L
UB
L
LB
L
注意事项:
1.请参见第6页的负荷的情况。
2. I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备。
3. I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备。
4. BUSY是在主模式下的输出和输入从机模式。
M / S
有关最新信息,请访问赛普拉斯网站www.cypress.com
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
2000年3月3日
CY7C026A
CY7C036A
功能说明
该CY7C026A和CY7C036A是低功耗CMOS 16K X
16/18双口静态RAM 。各仲裁方案是
包括在设备时,多亲处理情况
处理机访问相同的数据。两个端口都provid-
版,允许独立的,异步的访问读取
并写入到任意位置在存储器中。该装置可被泌尿道感染
lized作为独立18分之16位双端口静态RAM或多个
设备可以以用作三十六分之三十二位被组合或
较宽的主/从双口静态RAM 。在M / S引脚是provid-
编实施36分之32位或更宽的内存应用
而不需要单独的主设备和从设备或AD-
ditional离散逻辑。应用领域包括interproces-
SOR /多处理器设计,通讯状态缓冲,
和双端口视频/图形内存。
每个端口都有独立的控制引脚:芯片使能( CE ) ,
读或写使能(R / W)和输出使能( OE ) 。两
提供了每个端口( BUSY和INT)的标志。 BUSY显
的NAL该端口正在尝试当前访问相同的位置
通过另一端口被存取。中断标志位( INT ) per-
通过一个装置端口或系统之间的通信MITS
邮件箱。通过这些信号被用来传递一个标志,或者令牌,
从一个端口到另一个时,表示一个共享资源是
在使用中。旗语逻辑由八个共享
锁存器。只有一侧可控制锁存器(信号)在
任何时间。信号量的控制指示的共享重
源正在使用中。自动断电功能所配置
独立受控每个端口的芯片使能引脚。
该CY7C026A和CY7C036A是100引脚薄型可用
四塑料扁平封装( TQFP )封装。
销刀豆网络gurations
100引脚TQFP (顶视图)
SEM
L
读/写
L
I / O
9L
I / O
8L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
I / O
1L
I / O
0L
GND
VCC
A
13L
A
12L
A
11L
A
10L
OE
L
CE
L
UB
L
LB
L
A
9L
A
8L
A
7L
75
74
73
72
71
70
69
68
67
66
65
64
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
NC
I / O
10L
I / O
11L
I / O
12L
I / O
13L
GND
I / O
14L
I / O
15L
VCC
GND
I / O
0R
I / O
1R
I / O
2R
VCC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
NC
NC
NC
A
6L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
5R
NC
NC
NC
CY7C026A ( 16K ×16 )
63
62
61
60
59
58
57
56
55
54
53
52
51
I / O
7R
I / O
8R
I / O
9R
I / O
10R
I / O
11R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
OE
R
读/写
R
SEM
R
CE
R
UB
R
LB
R
A
13R
A
12R
A
11R
A
10R
A
9R
A
8R
A
7R
GND
GND
2
A
6R
CY7C026A
CY7C036A
销刀豆网络gurations
(续)
100引脚TQFP
顶视图
I / O
10L
I / O
9L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
GND
I / O
1L
I / O
0L
读/写
L
SEM
L
OE
L
V
CC
LB
L
A
12L
A
11L
UB
L
A
10L
CE
L
A
9L
A
8L
A
7L
A
6L
75
NC
NC
I / O
8L
I / O
17L
I / O
11L
I / O
12L
I / O
13L
I / O
14L
GND
I / O
15L
I / O
16L
V
CC
GND
I / O
0R
I / O
1R
I / O
2R
V
CC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
I / O
8R
I / O
17R
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
A
13L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
13R
NC
NC
NC
CY7C036A ( 16K ×18 )
OE
R
读/写
R
GND
SEM
R
CE
R
UB
R
I / O
7R
I / O
9R
LB
R
A
9R
A
8R
A
7R
A
6R
I / O
10R
I / O
11R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
I / O
16R
A
12R
A
11R
选购指南
CY7C026A
CY7C036A
-12
[1]
最大访问时间(纳秒)
典型工作电流(mA )
典型待机电流为我
SB1
(毫安) (两个端口TTL电平)
典型待机电流为我
SB3
(毫安) (两个端口CMOS电平)
12
195
55
0.05
CY7C026A
CY7C036A
-15
15
190
50
0.05
CY7C026A
CY7C036A
-20
20
180
45
0.05
GND
3
A
10R
A
5R
CY7C026A
CY7C036A
引脚德网络nitions
左侧端口
CE
L
读/写
L
OE
L
A
0L
–A
13L
I / O
0L
-I / O
17L
SEM
L
UB
L
LB
L
INT
L
忙
L
M / S
V
CC
GND
NC
CE
R
读/写
R
OE
R
A
0R
–A
13R
I / O
0R
-I / O
17R
SEM
R
UB
R
LB
R
INT
R
忙
R
正确的端口
芯片使能
读/写使能
OUTPUT ENABLE
地址
数据总线输入/输出
信号灯启用
高字节选择( I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备)
低字节选择( I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备)
中断标志
忙标志
主机或从机选择
动力
地
无连接
直流输入电压
[5]
........................................- 0.5V至+ 7.0V
输出电流为输出( LOW ) ............................. 20毫安
静电放电电压.......................................... >2001V
闩锁电流.............................................. ...... >200毫安
描述
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
储存温度.................................- 65
°
C至+150
°
C
环境温度与
电源应用.............................................- 55
°
C至+ 125
°
C
电源电压对地电位............... -0.3V至+ 7.0V
直流电压应用到输出的
在高Z状态.............................................. 。 -0.5V至+ 7.0V
工作范围
范围
广告
产业
环境
温度
0
°
C至+70
°
C
–40
°
C至+ 85
°
C
V
CC
5V
±
10%
5V
±
10%
注意:
5.脉冲宽度< 20纳秒。
4
CY7C026A
CY7C036A
电气特性
在整个工作范围
CY7C026A
CY7C036A
-12
[1]
参数
V
OH
V
OL
V
IH
V
IL
I
OZ
I
CC
I
SB1
描述
输出高电压(V
CC
=最小值,我
OH
=
-4.0毫安)
输出低电压(V
CC
=最小值,我
OH
=
4.0毫安)
输入高电压
输入低电压
输出漏电流
工作电流(V
CC
=最大值, Com'l 。
I
OUT
= 0 mA)的输出禁用
INDUST 。
待机电流
(两个端口TTL电平)
CE
L
&放大器; CE
R
≥
V
IH
, f = f
最大
待机电流
(一个端口TTL电平)
CE
L
| CE
R
≥
V
IH
, f = f
最大
待机电流
(这两个端口CMOS电平)
CE
L
&放大器; CE
R
≥
V
CC
-0.2V , F = 0
待机电流
(一个端口CMOS电平)
CE
L
| CE
R
≥
V
IH
, f = f
MAX[6]
Com'l 。
INDUST 。
Com'l 。
INDUST 。
Com'l 。
INDUST 。
Com'l 。
INDUST 。
115
185
0.05
0.5
125
205
–10
195
55
2.2
0.8
10
325
75
–10
190
215
50
65
120
135
0.05
0.05
110
125
分钟。
2.4
0.4
2.2
0.8
10
285
305
70
95
180
205
0.5
0.5
160
175
100
140
0.05
0.5
110
160
45
65
–10
180
典型值。
马克斯。
分钟。
2.4
0.4
2.2
0.8
10
275
-15
典型值。
马克斯。
分钟。
2.4
0.4
-20
典型值。
马克斯。
单位
V
V
V
V
A
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
I
SB2
I
SB3
I
SB4
电容
[7]
参数
C
IN
C
OUT
描述
输入电容
输出电容
测试条件
T
A
= 25
°
C,F = 1MHz时,
V
CC
= 5.0V
马克斯。
10
10
单位
pF
pF
注意事项:
6. f
最大
= 1/t
RC
=所有输入循环在f = 1 / T
RC
(除了输出使能) 。 F = 0表示无地址或控制线变化。这仅适用于在输入CMOS电平
待我
SB3
.
7.测试开始后任何设计或工艺变化,可能会影响这些参数。
5
25/0251
CY7C026A
CY7C036A
16K X 16/18双端口静态RAM
特点
真正的双端口存储器单元允许simulta-
相同的内存位置neous访问
16K ×16的组织( CY7C026A )
16K ×18的组织( CY7C036A )
0.35微米CMOS工艺,以获得最佳速度/功耗
高速访问: 12
[1]
/ 15/20纳秒
低功耗运行
—
主动:我
CC
= 180 mA(典型值)
- 待机:我
SB3
α= 0.05 mA(典型值)
完全异步操作
自动断电
可扩展数据总线32/36位或更多使用Mas-
使用多个设备时器/从芯片选择
片上仲裁逻辑
包括信号灯,允许软件握手
端口之间
INT标志的端口到端口的通信
独立的高字节和低字节控制
引脚选择主机或从机
商业和工业温度范围
提供100引脚TQFP
引脚兼容和功能上等同于IDT70261
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
CE
L
LB
L
OE
L
CE
R
LB
R
OE
R
I / O
8/9L
-I / O
15/17L
[3]
[2]
8/9
8/9
8/9
[2]
I / O
0L
-I / O
7/8L
I / O
控制
I / O
控制
8/9
I / O
8/9L
-I / O
15/17R
[3]
I / O
0L
-I / O
7/8R
14
A
0L
–A
13L
地址
解码
14
真正的双端口
RAM阵列
地址
解码
14
14
A
0R
–A
13R
A
0L
–A
13L
CE
L
OE
L
读/写
L
SEM
L
[4]
打断
SEMAPHORE
仲裁
[4]
A
0R
–A
13R
CE
R
OE
R
读/写
R
SEM
R
忙
R
INT
R
UB
R
LB
R
忙
L
INT
L
UB
L
LB
L
注意事项:
1.请参见第6页的负荷的情况。
2. I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备。
3. I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备。
4. BUSY是在主模式下的输出和输入从机模式。
M / S
有关最新信息,请访问赛普拉斯网站www.cypress.com
赛普拉斯半导体公司
3901北一街圣何塞 CA 95134 408-943-2600
文件编号: 38-06046修订版**
修订后的2002年12月27日
CY7C026A
CY7C036A
功能说明
该CY7C026A和CY7C036A是低功耗CMOS 16K X
16/18双口静态RAM 。各仲裁方案是
包括在设备时,多亲处理情况
处理机访问相同的数据。两个端口都provid-
版,允许独立的,异步的访问读取
并写入到任意位置在存储器中。该装置可被泌尿道感染
lized作为独立18分之16位双端口静态RAM或多个
设备可以以用作三十六分之三十二位被组合或
较宽的主/从双口静态RAM 。在M / S引脚是provid-
编实施36分之32位或更宽的内存应用
而不需要单独的主设备和从设备或
额外的分立逻辑。应用领域包括interpro-
处理器/多处理器设计,通讯状态buffer-
荷兰国际集团,和双端口视频/图形内存。
每个端口都有独立的控制引脚:芯片使能( CE ) ,
读或写使能(R / W)和输出使能( OE ) 。两
提供了每个端口( BUSY和INT)的标志。 BUSY显
的NAL该端口正在尝试当前访问相同的位置
通过另一端口被存取。中断标志位( INT ) per-
通过一个装置端口或系统之间的通信MITS
邮件箱。通过这些信号被用来传递一个标志,或者令牌,
从一个端口到另一个时,表示一个共享资源是
在使用中。旗语逻辑由八个共享
锁存器。只有一侧可控制锁存器(信号)在
任何时间。信号量的控制指示的共享重
源正在使用中。自动断电功能所配置
独立受控每个端口的芯片使能引脚。
该CY7C026A和CY7C036A是100引脚薄型可用
四塑料扁平封装( TQFP )封装。
销刀豆网络gurations
100引脚TQFP (顶视图)
SEM
L
读/写
L
I / O
9L
I / O
8L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
I / O
1L
I / O
0L
GND
VCC
A
13L
A
12L
A
10L
A
11L
OE
L
CE
L
UB
L
LB
L
A
9L
A
8L
A
7L
75
74
73
72
71
70
69
68
67
66
65
64
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
NC
I / O
10L
I / O
11L
I / O
12L
I / O
13L
GND
I / O
14L
I / O
15L
VCC
GND
I / O
0R
I / O
1R
I / O
2R
VCC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
NC
NC
NC
A
6L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
5R
NC
NC
NC
CY7C026A ( 16K ×16 )
63
62
61
60
59
58
57
56
55
54
53
52
51
GND
I / O
7R
I / O
8R
I / O
9R
I / O
10R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
读/写
R
GND
OE
R
SEM
R
CE
R
UB
R
LB
R
A
13R
A
12R
A
10R
A
9R
A
8R
A
7R
I / O
11R
文件编号: 38-06046修订版**
A
11R
A
6R
第18页2
CY7C026A
CY7C036A
销刀豆网络gurations
(续)
100引脚TQFP
顶视图
I / O
10L
I / O
9L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
GND
I / O
1L
I / O
0L
读/写
L
SEM
L
OE
L
LB
L
A
12L
UB
L
A
10L
V
CC
A
11L
CE
L
A
9L
A
8L
A
7L
A
6L
75
NC
NC
I / O
8L
I / O
17L
I / O
11L
I / O
12L
I / O
13L
I / O
14L
GND
I / O
15L
I / O
16L
V
CC
GND
I / O
0R
I / O
1R
I / O
2R
V
CC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
I / O
8R
I / O
17R
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
A
13L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
13R
NC
NC
NC
CY7C036A ( 16K ×18 )
OE
R
读/写
R
GND
SEM
R
CE
R
UB
R
I / O
7R
I / O
9R
LB
R
A
9R
A
8R
A
7R
A
6R
I / O
10R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
I / O
16R
A
12R
I / O
11R
GND
选购指南
CY7C026A
CY7C036A
-12
[1]
最大访问时间(纳秒)
典型工作电流(mA )
典型待机电流为我
SB1
(毫安) (两个端口TTL电平)
典型待机电流为我
SB3
(毫安) (两个端口CMOS电平)
12
195
55
0.05
CY7C026A
CY7C036A
-15
15
190
50
0.05
CY7C026A
CY7C036A
-20
20
180
45
0.05
文件编号: 38-06046修订版**
A
10R
A
11R
A
5R
第18页3
CY7C026A
CY7C036A
引脚德网络nitions
左侧端口
CE
L
读/写
L
OE
L
A
0L
–A
13L
I / O
0L
-I / O
17L
SEM
L
UB
L
LB
L
INT
L
忙
L
M / S
V
CC
GND
NC
CE
R
读/写
R
OE
R
A
0R
–A
13R
I / O
0R
-I / O
17R
SEM
R
UB
R
LB
R
INT
R
忙
R
正确的端口
芯片使能
读/写使能
OUTPUT ENABLE
地址
数据总线输入/输出
信号灯启用
高字节选择( I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备)
低字节选择( I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备)
中断标志
忙标志
主机或从机选择
动力
地
无连接
直流输入电压
[6]
........................................- 0.5V至+ 7.0V
输出电流为输出( LOW ) ............................. 20毫安
静电放电电压........................................... >2001V
闩锁电流.............................................. ...... >200毫安
描述
最大额定值
[5]
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
储存温度.................................- 65
°
C至+150
°
C
环境温度与
电源应用.............................................- 55
°
C至+ 125
°
C
电源电压对地电位............... -0.3V至+ 7.0V
直流电压应用到输出的
在高Z状态.............................................. 。 -0.5V至+ 7.0V
工作范围
范围
广告
产业
环境
温度
0
°
C至+70
°
C
–40
°
C至+ 85
°
C
V
CC
5V
±
10%
5V
±
10%
注意:
5.在任何输入或I / O引脚上的电压不能超过电期间的电源引脚。
6,脉冲宽度< 20纳秒。
文件编号: 38-06046修订版**
第18页4
CY7C026A
CY7C036A
电气特性
在整个工作范围
CY7C026A
CY7C036A
-12
[1]
参数
V
OH
V
OL
V
IH
V
IL
I
OZ
I
CC
I
SB1
描述
输出高电压(V
CC
=最小值,我
OH
=
-4.0毫安)
输出低电压(V
CC
=最小值,我
OH
=
4.0毫安)
输入高电压
输入低电压
输出漏电流
工作电流(V
CC
=最大值, Com'l 。
I
OUT
= 0 mA)的输出禁用
INDUST 。
待机电流
(两个端口TTL电平)
CE
L
&放大器; CE
R
≥
V
IH
, f = f
最大
待机电流
(一个端口TTL电平)
CE
L
| CE
R
≥
V
IH
, f = f
最大
待机电流
(这两个端口CMOS电平)
CE
L
&放大器; CE
R
≥
V
CC
-0.2V , F = 0
待机电流
(一个端口CMOS电平)
CE
L
| CE
R
≥
V
IH
, f = f
MAX[7]
Com'l 。
INDUST 。
Com'l 。
INDUST 。
Com'l 。
INDUST 。
Com'l 。
INDUST 。
115
185
0.05
0.5
125
205
–10
195
55
2.2
0.8
10
325
75
–10
190
215
50
65
120
135
0.05
0.05
110
125
分钟。
2.4
0.4
2.2
0.8
10
285
305
70
95
180
205
0.5
0.5
160
175
100
140
0.05
0.5
110
160
45
65
–10
180
典型值。
马克斯。
分钟。
2.4
0.4
2.2
0.8
10
275
-15
典型值。
马克斯。
分钟。
2.4
0.4
-20
典型值。
马克斯。
单位
V
V
V
V
A
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
I
SB2
I
SB3
I
SB4
电容
[8]
参数
C
IN
C
OUT
描述
输入电容
输出电容
测试条件
T
A
= 25
°
C,F = 1MHz时,
V
CC
= 5.0V
马克斯。
10
10
单位
pF
pF
注意事项:
7. f
最大
= 1/t
RC
=所有输入循环在f = 1 / T
RC
(除了输出使能) 。 F = 0表示无地址或控制线变化。这仅适用于在输入CMOS电平
待我
SB3
.
8.测试开始后任何设计或工艺变化,可能会影响这些参数。
文件编号: 38-06046修订版**
第18页5