ZL30461
引脚说明(续)
球BGA #
K17
J17
G2
名字
JA77P
JA77N
F0o
描述
数据表
JA 77.76 MHz时钟( LVPECL输出) 。
此差分输出提供低
抖动77.76 MHz的时钟。
帧脉冲ST- BUS 2.048 Mbps的(输出) 。
这是一个8千赫, 244纳秒,低电平有效
成帧脉冲,这标志着一个ST-总线帧的开始。这通常用于
对于在2.048 Mbps和4.096 Mbps的ST- BUS操作。
帧脉冲ST -BUS / GCI 8.192 Mbps的(输出) 。
这是一个8千赫, 122纳秒,积极
低成帧脉冲,这标志着一个ST-总线/ GCI帧的开始。这是
通常用于ST- BUS / GCI工作在8.192 Mbps的。
帧脉冲ST- BUS 8.192 Mbps的(输出) 。
这是一个8千赫, 61纳秒,低电平有效
成帧脉冲,这标志着一个ST-总线帧的开始。这通常用于
对于在8.192 Mbps的ST- BUS操作。
时钟1.544兆赫(输出) 。
此输出提供了一个1.544 MHz的DS1速率时钟。
时钟2.048兆赫(输出) 。
此输出提供了2.048兆赫E1速率时钟,这
可用于ST- BUS操作以2.048 Mbps的。
时钟4.096兆赫(输出) 。
该时钟在使用ST- BUS操作
4.096 Mbps的。
时钟6.312兆赫(输出) 。
此输出提供了一个6.312 MHz的DS2速率时钟。
时钟8.192兆赫(输出) 。
该时钟在使用ST- BUS操作
8.192 Mbps的。
时钟16.384兆赫(输出) 。
该时钟在使用ST- BUS操作
16.384 Mbps的。
时钟19.44兆赫(输出) 。
此输出提供了一个19.44 MHz的时钟,这必须
连接到REFIN输入。
APLL参考(输入) 。
这是APLL电路和必备的输入参考
被直接连接到C19o输出。
(注1 )
时钟34.368兆赫/时钟44.736兆赫(输出) 。
这个时钟可以提供几个
频率输出,根据E3 / DS3的地位和E3DS3 / OC3输入
销,见图4的详细信息。
时钟155.52兆赫( LVDS输出) 。
差分输出为155.52 MHz时钟。
这些输出通过应用逻辑0 E3DS3 / OC3的输入,也可以是已启用
通过将逻辑1到E3DS3 / OC3输入切换到高阻抗状态。
E3DS3或OC3选择输入。
该引脚上的逻辑0使C155P / N输出
并能使C34 / C44的输出,以提供8.592兆赫或11.184 MHz的时钟。
逻辑1 ,在此输入设置C155P / N时钟输出为高阻态,
使C34 / C44的输出以提供34.368 MHz或44.736 MHz的时钟。
E3或DS3选择(输入) 。
当E3DS3 / OC3引脚设置为逻辑1 ,逻辑0
在E3 / DS3引脚上选择C34 / C44输出和逻辑1选择一个44.736 MHz的时钟
34.368 MHz的时钟。当E3DS3 / OC3引脚设置为逻辑0 ,在E3 / DS3逻辑0
引脚选择的C34 / C44输出11.184 MHz的时钟和逻辑1选择8.592兆赫
时钟。
H2
F8o
E2
F16o
D17
G1
F2
D16
F1
E1
T11
T10
B17
C1.5o
C2o
C4o
C6o
C8o
C16o
C19o
REFIN
C34-C44
R1
P1
K2
C155P
C155N
E3DS3/OC3
L2
E3/DS3
4
卓联半导体公司