ZL30414
SONET / SDH时钟倍频PLL
数据表
特点
符合Telcordia公司GR- 253-的抖动要求
芯为OC-192 , OC-48 ,OC- 12和OC -3
价格
符合ITU -T G.813对STM-抖动要求
64 , STM- 16 , STM -4, STM- 1速率
提供四个差分LVPECL输出时钟的
622.08兆赫
提供了一个CML差分时钟在155.52兆赫
提供单端CMOS时钟在19.44
兆赫
锁定指示
提供输出时钟使能/禁用控制
接受一个CMOS参考在19.44 MHz的
3.3 V电源
订购信息
ZL30414QGC 64引脚TQFP托盘
ZL30414QGC1 64引脚TQFP *盘
*无铅雾锡
-40 ° C至+ 85°C
2005年2月
描述
该ZL30414是一个模拟锁相环( APLL )
旨在提供抖动衰减和速率
转换为SDH (同步数字体系)
与SONET(同步光网络)
网络设备。该ZL30414产生很
满足的抖动要求低抖动时钟
符合Telcordia GR- 253 -CORE OC -192 , OC- 48 , OC- 12 , OC-
3速率和ITU -T G.813 STM - 64 , STM- 16 , STM -4和
STM - 1速率。
该ZL30414接受CMOS兼容参考
在19.44 MHz和产生四个差分LVPECL
输出时钟,在622.08 MHz时,一个CML差分
在155.52 MHz和单端CMOS时钟
在19.44 MHz的时钟。输出时钟可
单独启用或禁用。该ZL30414
提供了一个锁定指示。
应用
SONET / SDH线卡
网元时钟卡
LPF
C622oEN-A
C622oEN-B
C622oEN-C
C622oEN-D
C622oP/N-A
C19i
频率
&期
探测器
环
滤波器
VCO
频率
分频器
和
时钟
DRIVERS
C622oP/N-B
C622oP/N-C
C622oP/N-D
C155oP/N
C19o
19.44MHz
状态
机
参考
和
偏置电路
LOCK
BIAS
VDD GND VCC
C155oEN
C19oEN
05
图1 - 功能框图
1
卓联半导体公司
卓联, ZL和卓联半导体公司标识是卓联半导体公司的商标。
版权所有2003-2005卓联半导体公司保留所有权利。
ZL30414
引脚说明表(续)
针#
11
12
C155oEN
名字
BIAS
描述
偏见。
参见图13中推荐的偏置电路。
数据表
C155o时钟使能( CMOS输入) 。
如果拉高该控制引脚使
C155oP / N差分驱动器。拉此输入低电平禁止输出时钟和
停用差分驱动器。
C622时钟输出使能A( CMOS输入) 。
如果拉高该控制引脚
使C622oP / N -A的输出时钟。拉此输入低电平禁止输出
时钟,而不去激活差分驱动器。
C622时钟输出使能B( CMOS输入) 。
如果拉高该控制引脚
使C622oP / N -B的输出时钟。拉此输入低电平禁止输出
时钟,而不去激活差分驱动器。
C622时钟输出使能C( CMOS输入) 。
如果拉高该控制引脚
使C622oP / NC输出clock.Pulling此输入低电平禁止输出
时钟,而不去激活差分驱动器。
C622时钟输出使能D( CMOS输入) 。
如果拉高该控制引脚
使C622oP / ND输出clock.Pulling此输入低电平禁止输出
时钟,而不去激活差分驱动器。
地面上。
0伏
正数字电源。
+3.3 V ±10%
没有内部粘合连接。
悬空。
没有内部粘合连接。
悬空。
没有内部粘合连接。
悬空。
正数字电源。
+3.3 V ±10%
内部连接。
该引脚连接到接地( GND ) 。
没有内部粘合连接。
悬空。
没有内部粘合连接。
悬空。
C19o输出使能( CMOS输入) 。
如果拉高该控制引脚使
C19o输出时钟。要将这个引脚拉低强制输出驱动器为高
阻抗状态。
地面上。
0伏
C19参考输入( CMOS输入) 。
该引脚是一个单端输入参考
源用于同步。该引脚接受19.44兆赫。
正数字电源。
+3.3 V ±10%
地面上。
0伏
正数字电源。
+3.3 V ±10%
地面上。
0伏
13
C622oEN-A
14
C622oEN-B
15
C622oEN-C
16
17
18
19
20
21
22
23
24
25
26
C622oEN-D
GND
VDD
NC
NC
NC
VDD
IC
NC
NC
C19oEN
27
28
29
30
31
32
GND
C19i
VDD
GND
VDD
GND
3
卓联半导体公司
ZL30414
引脚说明表(续)
针#
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
名字
GND
VDD
C19o
GND
LOCK
GND
GND
NC
GND
VDD
GND
VCC
GND
VDD
VCC
GND
VCC
C622oN-D
C622oP-D
GND
VCC
C622oP-C
C622oN-C
GND
VCC
C622oN-B
C622oP-B
地面上。
0伏
正数字电源。
+3.3 V ±10%
描述
数据表
C19时钟输出( CMOS输出) 。
该引脚提供一个单端CMOS
在19.44 MHz的时钟。
地面上。
0伏
锁定指示灯( CMOS输出) 。
此输出高电平时, PLL频率是
锁定到输入参考C19i 。
地面上。
0伏
地面上。
0伏
没有内部粘合连接。
悬空。
地面上。
0伏
正数字电源。
+3.3 V ±10%
地面上。
0伏
正模拟电源。
+3.3 V ±10%
地面上。
0伏
正数字电源。
+3.3 V ±10%
正模拟电源。
+3.3 V ±10%
地面上。
0伏
正模拟电源。
+3.3 V ±10%.
C622时钟输出( LVPECL )
这些输出提供差分LVPECL
在622.08 MHz时钟。未使用的端口LVPECL应留有未结束,以
减少电源电流。
地面上。
0伏
正模拟电源。
+3.3 V ±10%.
C622时钟输出( LVPECL )
这些输出提供差分LVPECL
在622.08 MHz时钟。未使用的端口LVPECL应留有未结束,以
减少电源电流。
地面上。
0伏
正模拟电源。
+3.3 V ±10%.
C622时钟输出( LVPECL )
这些输出提供差分LVPECL
在622.08 MHz时钟。未使用的端口LVPECL应留有未结束,以
减少电源电流。
4
卓联半导体公司
ZL30414
引脚说明表(续)
针#
60
61
62
63
64
65
名字
GND
VCC
C622oP-A
C622oN-A
GND
NC
地面上。
0伏
正模拟电源。
+3.3 V ±10%.
描述
数据表
C622时钟输出( LVPECL )
这些输出提供差分LVPECL
在622.08 MHz时钟。未使用的端口LVPECL应留有未结束,以
减少电源电流。
地面上。
0伏
没有内部粘合连接。悬空。
1.0
功能说明
该ZL30414是一个模拟锁相环这对于提供速率转换和抖动衰减
SONET / SDH的OC-192 / STM-64 , OC-48 / STM-16 ,OC- 12 / STM-4和OC -3 / STM-1的应用。一个功能块
该ZL30414的示意图示于图1和简要说明示于以下各节。
1.1
频率/相位检测器
频率/相位检测器比较输入参考信号的频率/相位与反馈
从分频器电路的信号,并提供对应于该频率/相位误差信号
两者之间的区别。这个误差信号被传递到环路滤波器电路。
1.2
锁定指示
该ZL30414具有其测量输入参考时钟C19i之间的频率差的内置锁定检测器
与VCO频率。当VCO频率小于± 300ppm的除输入基准频率
那么LOCK引脚置为高电平。在LOCK引脚被拉低,如果频率差超过± 1000ppm的。
1.3
环路滤波器
的环路滤波器是一个低通滤波器。这种低通滤波器确保满足一个网络抖动要求
19.44 MHz的输入参考频率。该环路滤波器的转角频率是可配置的与外部
电容器和电阻器,连接到LPF引脚和接地,如图3 。
ZL30414
频率
和相
探测器
LPF
环
滤波器
R
F
C
F
R
F
= 8.2 kΩ的,C
F
= 470 nF的
VCO
图3 - 环路滤波器元件
5
卓联半导体公司