Z684的PCI总线控制器
0.5微米技术兆丰宏单元
描述
PCI总线控制器兆丰宏单元是盖茨( SOG )和客冲电气的0.5微米美景的特色元素
Tomer的结构化阵列( CSA )的家庭。设计人员可显著降低设计和仿真工作
通过使用OKI的Z684上的PCI总线接口的项目。该Z684是完全符合PCI总线修改
2.0特定连接的阳离子。
冲电气Z684提供了PCI接口数据FIFO和控制,并在高度英特的结构方框
磨碎的模块,用于实现PCI总线协议的系统设计接口。在Z684所连接
之间的外部PCI总线和外围设备的内部486状总线。两条总线都是32位宽度
和工作在高达33兆赫的时钟频率。两个4x36位的写入FIFO的提高系统的性能。
小区还支持的地址和数据的奇偶校验生成和错误报告。符合PCI标准的I / O缓冲器
可向Z684连接到一个PCI总线,并且被添加时,该设计包括SOG实施
数组或CSA 。使用Z684 ,用户可加快设计周期,加快进入市场
最终产品。
特点
之间的高度集成接口
客户的特定应用设计
模块和PCI总线
符合PCI总线2.0版
规范
内部, i486的类似的32位地址和数据总线
接口,具有字节选择使能控制
两个4x36位地址,数据和字节使能
FIFO的写
32位PCI地址和数据总线接口
以字节选择使能控制
- 3 -V操作
内置内置64字节的PCI配置
寄存器,它可以同时从被访问
PCI模块和总线
内置内存和I / O地址译码
两个PCI突发写入模式运作,
模块接口
支持PCI主机和从机全面支持
功能
详细地址奇偶校验生成,数据校验
产生和检错和纠错
( ECC )
以高达33 MHz的同步操作,
两个PCI和模块接口
支持ASIC的家庭
姓
MSM10R0000
MSM13R0000
MSM98R000
家庭类型
盖茨的海
盖茨的海
客户结构体数组
OKI半导体
1
s
Z684的PCI总线控制器
s
–––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––
推荐工作条件(V
SS
= 0V)
额定值
参数
电源电压
工作温度
符号
V
DD
T
j
分钟。
2.7
-40
典型值。
3.3
+25
马克斯。
3.6
+85
单位
V
°C
兆宏单元的特性
兆宏单元
Z684
描述
PCI总线控制器
逻辑门数
21,600
兆宏单元针脚数
269
MCLK
MRESET
MADSB
MBLASTB
MRDYB
MM_IOB
MD_CB
MWR_RDB
mlockb
MHLDA
MCS0
MCS1
MIDSELCS
MA [ 31 : 0 ]
MD [ 31:0]
MBEB [3 :0]的
PADSB
PBLASTB
PRDYB
PM_IOB
PD_CB
PWR_RDB
PHOLD
PBOFFB
的PA [31:0 ]
PD [ 31:0]
PBEB [3 :0]的
PCS [5:0 ]
REQB
EDEVSELB
EFRAMEB
EIRDYB
ELOCKB
ESTOPB
ETRDYB
EPAR
EPERRB
ESERRB
EAD
ECBEB
ODEVSELB
OFRAMEB
OIRDYB
OLOCKB
OSTOPB
OTRDYB
OPAR
OPERRB
OSERRB
OAD [31:0 ]
OCBEB [3 :0]的
PCLK
RSTB
GNTB
IDSEL
IDEVSELB
IFRAMEB
IIRDYB
ILOCKB
ISTOPB
ITRDYB
IPAR
IPERRB
ISERRB
IAD [31:0 ]
ICBEB [3 :0]的
图203.逻辑符号
2
OKI半导体
––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––
s
Z684的PCI总线控制器
s
486公交车一样
FIFO
读/写
控制
FIFO
CON组fi guration
注册
主控
逻辑
奇偶
从控制
逻辑
PCI总线
图204 PCI兆宏单元框图
外部模块的I / O
ASIC
客户应用模块
模块总线:
模块- Z684接口总线
( i486的样总线协议)
Z684兆宏单元
内部PCI总线:
Z684 - PCI接口总线
PCI I / O缓冲器
PCI总线
图205兆的PCI宏蜂窝应用
OKI半导体
3
s
Z684的PCI总线控制器
s
–––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––
信号说明
在Z684信号可以分为两大类:
模块的接口信号
PCI接口信号
所有Z684信号是单向的,非缓冲的。
模块的接口信号
模块接口信号的接口的Z684与客户的应用模块。模块接口
信号或者是Z684的输入或输出, Z684 。
输入信号(从模块到Z684驱动)启动的“M ”字头
输出信号(从Z684驱动到模块)开始有“P ”的前缀
低断言的信号, “B”后缀结尾
该模块接口的信号被来自于486状的外部总线信号,并且具有相同的功能
等同i486的信号。
模块的接口信号
信号
MCLK
TYPE
输入
断言
–
描述
模块时钟。
该MCLK信号同步所有的总线周期和控制信号的模块Z684
交易。在Z684的当前版本需要两个MCLK和PCLK被连接到相同的
时钟驱动器。
模块复位。
当置为高电平, MRESET重置与Z684 - PCI接口相关的所有组件
控制逻辑。
模块地址选通。
当置为低电平, MADSB表明,在MA [ 31 : 0 ]的地址,地址
总线是有效的。这个信号也表示一个总线周期的开始。
模块突发最后。
当置为低电平, MBLASTB表明,交易周期已进入最后
数据阶段。
模块数据就绪。
这个信号表示该模块已经从Z684数据总线接收到的有效数据,
PD [ 31:0] 。
模块存储器或I / O选择。
当置为高电平,内存访问被选中。当低电平时, I / O
访问被选中。
模块数据或代码选择。
当置为高电平,总线进行数据存取周期。当断言
低,公交车执行代码访问周期。
模块写入或读取。
该信号定义了一个读或写总线周期。当置为高电平,总线
执行一个写周期。当低电平时,总线执行一个读周期。
模块锁定周期要求。
当低电平时,模块执行锁定交易。
这个信号中不支持的Z684的当前版本,并且必须被捆扎无效(高) 。
模块总线保持应答。
当置为高电平,该信号表明客户应用
模块可用于从Z684接收的交易。此信号等价于i486的总线信号
HLDA 。
模块片选0 。
此信号指示一个存取周期中的内部配置寄存器。当
置为高电平时, Z684的内部配置寄存器选择。
模块片选1 。
此信号指示的PCI总线事务。当置为高电平,此信号选择
外部PCI存储器或I / O ,或PCI配置寄存器空间。
MRESET
MADSB
MBLASTB
MRDYB
MM_IOB
MD_CB
MWR_RDB
mlockb
MHLDA
输入
输入
输入
输入
输入
输入
输入
输入
输入
高
低
低
低
–
–
–
低
高
MCS0
MCS1
输入
输入
高
高
4
OKI半导体
––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––
s
Z684的PCI总线控制器
s
模块的接口信号
(续)
信号
MIDSELCS
MA [ 31 : 0 ]
MD [ 31:0]
MBEB [3 :0]的
PADSB
PBLASTB
PRDYB
PM_IOB
PD_CB
PWR_RDB
TYPE
输入
输入
输入
输入
产量
产量
产量
产量
产量
产量
断言
高
–
–
–
低
低
低
–
–
–
描述
PCI配置周期选择。
这个信号表示该模块打算访问配置
PCI设备的寄存器。
模块地址输入总线。
在MA [ 31 : 0 ]信号从模块到32位输入地址总线
Z684 。该地址是有效的,当MADSB被置为低电平。
模块数据输入总线。
在MD [31:0 ]信号从模块到Z684的32位输入数据总线。
模块字节使能。
该MBEB [3: 0]信号中选择在MD上的一个或多个字节[31:0 ]数据总线。字节
相应的MBEB时是有效的[ 3 : 0 ]位被置为低电平。
模块地址选通输出。
当低电平时, PADSB输出信号的地址
的PA [31:0 ]的地址总线是有效的。该PADSB输出也标志着一个总线事务的开始。
模块突发最后的输出。
当置为低电平,这个信号表明,该交易已进入
最后一个数据阶段。
模块数据就绪输出。
这个信号表示该Z684已经从模块接收到的有效数据
数据总线, MD [ 31:0] 。
模块存储器或I / O选择输出。
当置为高电平,内存访问被选中。当断言
低电平时, I / O访问被选中。
模块数据或代码选择输出。
当Z684断言PD_CB HIGH时,总线执行数据访问
周期。当Z684断言PD_CB低,公交车执行代码访问周期。
模块写入或读取输出。
这个信号用于定义是否写或读总线周期发生。当
Z684断言PWR_RDB高,总线执行写周期。当Z684断言PWR_RDB低,
的总线执行一个读周期。
模块保持请求输出。
当Z684打算启动一个事务靶向模块, Z684
断言PHOLD高。该PHOLD信号等效于i486的总线上的HOLD信号。
模块回退输出。
当置位为低,该信号指示该Z684正在请求的模块
停止当前的事务。
模块地址输出。
这是在地址总线的输出,从Z684驱动到该模块。
模块数据输出。
对PD [31:0 ]信号从模块到Z684的32位输出数据总线。
模块字节使能输出。
这些信号中选择的PD [ 31:0]中的有效字节的数据总线。字节是有效的
当相应的PBEB [3:0 ]被断言为低电平。
PCI -到模块
片选。这些输出表明,在基址的地址空间中的一个
寄存器已被选择。
PHOLD
PBOFFB
的PA [31:0 ]
PD [ 31:0]
PBEB [3 :0]的
PCS [5:0 ]
产量
产量
产量
产量
产量
产量
高
低
–
–
–
–
OKI半导体
5