XRK39910
3.3V低偏移PLL时钟驱动器
2006年7月
修订版1.0.0
功能说明
该XRK39910是高扇出锁相环
时钟驱动器用于高性能计算
和数据通信应用。它有八个
零延迟LVTTL输出。
当OE引脚保持低电平时,所有输出同步
chronously启用。但是,如果OE是高举,所有
除了Q输出
2
和Q
3
有同步显示
体健。
此外,当在PE保持高电平时,所有的输出
与CLKIN的上升沿同步。
当PE保持低电平时,所有输出同步
与CLKIN的下降沿。
该FB_IN信号与输入相比CLKIN
在相位检测器中,为了驱动该信号
VCO。相位差异导致PLL的压控振荡器
调高或调低相应。
内部环路滤波器温和派的响应
压控振荡器的相位检测器。环路滤波器传递
功能已被选定为最小的抖动(或
频率变化) ,同时仍然提供准确
响应于输入频率的变化。
特点
八个零延迟输出
12毫安平衡驱动输出
输出频率: 15MHz至85MHz的
输出<250ps输出偏斜
低抖动: <200ps峰 - 峰
3歪斜等级
外部反馈,内部环路滤波器
可选
积极
or
负
同步
EDGE
同步输出使能
三电平输入,用于PLL的控制范围
PLL旁路DC测试
采用SOIC封装
F
IGURE
2. P
IN
C
ONFIGURATION
CLKIN
V
DDPLL
FSEL
nc
PE
1
2
3
4
5
6
24
23
22
21
20
19
GND
绕行
nc
OE
V
DD
Q7
Q6
GND
Q5
Q4
V
DD
FB_IN
F
IGURE
1. F
UNCTIONAL
B
LOCK
D
IAGRAM
Q0
V
DD
Q0
Q1
XRK39910
7
8
9
10
11
12
18
17
16
15
14
13
H
Q1
CLKIN
M
REF
VCO
L
Q2
PLL
Q3
FB_IN
反馈
GND
Q2
Q3
V
DD
Q4
FSEL *
PE
旁路*
Q5
Q6
Q7
OE
*三电平输入
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
XRK39910
3.3V低偏移PLL时钟驱动器
T
ABLE
1: O
RDERING
I
载文信息
P
RODUCT
N
棕土
XRK39910CD-2
XRK39910ID-2
XRK39910CD-5
XRK39910ID-5
XRK39910CD-7
XRK39910ID-7
A
CCURACY
250ps
250ps
500ps
500ps
750ps
750ps
T
EMP
R
ANGE
0 ° C至+ 70°C
-40 ° C至+ 85°C
0 ° C至+ 70°C
-40 ° C至+ 85°C
0 ° C至+ 70°C
-40 ° C至+ 85°C
修订版1.0.0
T
ABLE
2: A
BSOLUTE
M
AXIMUM
R
ATINGS(1)
S
YMBOL
D
ESCRIPTION
电源电压对地
V
I
直流输入电压
CLKIN输入电压
最大功率耗散(T
A
= 85°C)
T
英镑
储存温度
M
AX
-0.5到+7
-0.5到V
DD
+0.5
-0.5到+5.5
530
-65到+150
U
NIT
V
V
V
mW
°C
N
OTE
:
( 1 )强调超出上述绝对最大额定值可能会导致永久性损坏
装置。这些压力额定值只,设备的这些功能操作或高于任何其他条件
与本规范的业务部门所标明是不是暗示。暴露在绝对最大额定
长时间条件下可能影响器件的可靠性。
T
ABLE
3: C
APACITANCE
(T
A
= +25
°
C,F = 1MH
Z
, V
IN
= 0V)
P
ARAMETER
C
IN
D
ESCRIPTION
输入电容
T
YP
5
M
AX
7
U
NIT
pF
N
OTE
:
电容适用于除BYPASS和FSEL所有输入。它的特点,但不是生产测试
.
T
ABLE
4: P
IN
D
ESCRIPTIONS
P
IN
N
AME
CLKIN
V
DDPLL
FSEL
(1,3)
P
IN
N
棕土
1
2
3
T
YPE
IN
参考时钟输入
D
ESCRIPTION
压水堆的电源锁相环和其它内部电路。
IN
频率范围中进行选择:
FSEL = GND : 15 35MHz时
FSEL = MID (或打开) : 25 60MHz的
FSEL = V
DD
: 40 85MHz的
PE
V
DD
5
6,12,14,20
IN
可选择上升沿或下降沿的控制。当LOW / HIGH的输出
与基准时钟的正/负边沿同步。
压水堆稳压电源的输出缓冲器。
2
XRK39910
修订版1.0.0
3.3V低偏移PLL时钟驱动器
T
ABLE
4: P
IN
D
ESCRIPTIONS
P
IN
N
AME
Q
0
- Q
7
GND
FB_IN
OE
(2)
P
IN
N
棕土
7,8,10,11,
15,16,18,19
9,17,24
13
21
T
YPE
OUT
八个时钟输出。
D
ESCRIPTION
PWR地面。
IN
IN
反馈输入
同步输出使能。高电平时,停止时钟输出(除了Q
2
和
Q
3
)在低状态 - Q
2
和Q
3
可以被用作反馈信号,以维持
相位锁定。设置OE低电平时正常工作。
在中频和高频,禁用PLL (除附注2的条件) 。 CLKIN去
所有输出。在正常工作模式设置为低。
绕行
(1,2)
23
IN
N
OTE
:
1.
2.
3.
三电平输入
当BYPASS = MID和OE = HIGH , PLL仍然有效。
这个输入被连接到V
DD
, GND或悬空。默认值是MID的水平。如果将开关在实时模式中,
输出可能毛刺和PLL可能需要额外的锁定时间,所有的数据表限制达到之前。
T
ABLE
5: R
ECOMMENDED
O
操作摄像机
R
ANGE
XRK39910-2 ,-5, -7
(I
NDUSTRIAL
)
M
IN
.
V
DD
T
A
电源电压
工作环境温度
3
-40
M
AX
.
3.6
+85
XRK39910-2 ,-5, -7
(C
OMMERCIAL
)
M
IN
.
3
0
M
AX
.
3.6
+70
V
°C
符号
D
ESCRIPTION
U
NIT
T
ABLE
6 : DC é
LECTRICAL
C
极特OVER
O
操作摄像机
R
ANGE
S
YMBOL
V
IH
P
ARAMETER
输入高电压
C
ONDITIONS
存在保证逻辑高电平
( CLKIN , FB_IN , OE , PE输入
只)
保证逻辑低电平
( CLKIN , FB_IN , OE , PE输入
只)
3电平输入,只有
( FSEL , BYPASS )
3电平输入,只有
( FSEL , BYPASS )
3电平输入,只有
( FSEL , BYPASS )
V
IN
= V
DD
或GND
V
DD
=最大。
V
DD
-0.6
M
IN
.
2
M
AX
.
U
NIT
V
V
IL
输入低电压
0.8
V
V
IHH
输入高电压
(1)
输入端电压
(1)
输入低电压
(1)
输入漏电流
( CLKIN , FB_IN输入专用)
V
V
IMM
V
DD
/2-0.3
V
DD
/2+0.3
V
V
生病
0.6
V
μA
I
IN
+5
3
XRK39910
3.3V低偏移PLL时钟驱动器
T
ABLE
6 : DC é
LECTRICAL
C
极特OVER
O
操作摄像机
R
ANGE
S
YMBOL
I
3
P
ARAMETER
3电平输入直流电流( BYPASS , FSEL )V
IN
= V
DD
V
IN
= V
DD
/2
V
IN
= GND
I
PU
I
PD
V
OH
V
OL
输入上拉电流( PE)
输入下拉电流( OE )
输出高电压
输出低电压
C
ONDITIONS
高层
半山
低层
M
IN
.
M
AX
.
+400
+200
+400
+100
+100
2.4
0.55
μA
μA
V
V
U
NIT
μA
修订版1.0.0
V
DD
=最大,V
IN
= GND
V
DD
=最大,V
IN
= V
DD
V
DD
=最小值,我
OH
= -12mA
V
DD
=最小值,我
OL
= 12毫安
N
OTE
:
( 1 )这些输入通常连接到V
DD
, GND或悬空。内部终端电阻偏置无关
投入到V
DD
/ 2 。如果这些输入被切换时,输出的功能和定时可以glitched ,并且PLL
可能需要额外吨
LOCK
之前的所有数据表的限制时间得以实现。
T
ABLE
7 :电源特性
S
YMBOL
I
DDQ
P
ARAMETER
静态电源电流
T
美东时间
C
ONDITIONS(1)
V
DD
=最大值, BYPASS = MID , CLKIN = LOW
V
DD
/ PE =低, OE =低,
所有输出卸载
V
DD
= 3.3V ,女
REF
= 25MHz的,C
L
=160pF
(1)
V
DD
= 3.3V ,女
REF
= 33MHz的,C
L
=160pF
(1)
V
DD
= 3.3V ,女
REF
= 66MHz的,C
L
=160pF
(1)
N
OTE
:
( 1 )对于八个输出,每个装有20pF的。
T
YP
.
8
M
AX
.
25
U
NIT
mA
I
合计
总电源电流
34
42
76
mA
T
ABLE
8: I
NPUT
T
即时通信
R
EQUIREMENTS
S
YMBOL
t
R
, t
F
t
PWC
D
H
REF
D
ESCRIPTION(1)
最大输入上升和下降时间, 0.8V至2V
输入时钟脉冲,高或低
输入占空比
参考时钟输入
3
10
15
90
85
M
IN
.
M
AX
.
10
U
NIT
NS / V
ns
%
兆赫
N
OTE
:
( 1)脉冲宽度暗示为D
H
小于吨
PWC
限制,T
PWC
限制适用。
4
XRK39910
修订版1.0.0
3.3V低偏移PLL时钟驱动器
T
ABLE
9: S
魔力
C
极特在操作范围内
XRK39910-2
S
YMBOL
F
REF
P
ARAMETER
M
IN
CLKIN频率范围
FSEL =低
FSEL = MED
FSEL =高
t
RPWH
t
RPWL
t
SKEW
t
开发
t
PD
t
ODCV
t
ORISE
t
OFALL
t
LOCK
t
JR
CLKIN脉冲宽度高
CLKIN脉冲宽度低
输出偏移(所有输出)
[1, 3, 4]
设备到设备斜
[1, 2, 5]
CLKIN输入到FB_IN传输延迟
[1, 7]
-0.25
50 %的输出占空比变化
[1]
输出上升时间
[1]
输出下降时间
[1]
PLL锁定时间
[1,6]
周期到周期的输出Jit-
TER
[1]
XRK39910-5
M
IN
15
25
40
3
3
T
YP
M
AX
35
60
85
XRK39910-7
U
NIT
M
IN
15
25
40
3
3
T
YP
M
AX
35
60
85
ns
ns
0.3 0.75
1.65
-0.7
-1.2
0.15
0.15
0
0
1.5
1.5
0.7
1.2
2.5
2.5
0.5
25
200
ns
ns
ns
ns
ns
ns
ms
ps
兆赫
T
YP
M
AX
35
60
85
15
25
40
3
3
0.1
0.25
0.75
0.25
0.5
1.25
0
0
1
1
0.25
1.2
1.2
1.2
0.5
-0.5
-1.2
0.15
0.15
0
0
1
1
0.5
1.2
1.5
1.5
0.5
25
200
-1.2
0.15
0.15
RMS
峰 - 峰值
25
200
N
OTES
:
1.
2.
3.
4.
5.
6.
所有的定时和抖动容差适用于F
喃
& GT ; 25MHz的。
歪斜的最早,具有指定负载的所有输出中最新的输出转换时间。
t
SKEW
是所有输出之间的偏差。看到AC试验载荷。
对于XRK39910-2吨
SKEW
测量用C
L
= 0pF ;对于C
L
= 20pF的,T
SKEW
= 0.35ns最大。
t
开发
是在相同条件下运行的任何两个设备之间的输出至输出歪斜。
t
LOCK
是需要达到同步之前的时间。只有经过V本规范是有效的
DD
is
稳定,在正常的工作范围。这个参数是从一个新信号的应用测量或
频率CLKIN或FB_IN直到吨
PD
是在规定范围内。
t
PD
被测量为1ns的CLKIN输入上升和下降时间(从0.8V至2V ) 。
7.
5