XR17V252
66 MHz的电源管理支持的PCI总线双串口
2008年7月
修订版1.0.2
概述
该XR17V252
1
( V252 )是单芯片双声道
66MHz PCI总线的UART (通用异步接收器
和发射器)解决方案,用于优化高
性能和更低的功耗。与V252装置
第五代的寄存器组是专为满足对
高
带宽
和
动力
管理
为多串行通信端口要求
系统管理和管理。 32位
66MHz的PCI接口符合PCI 3.0和
PCI电源管理1.1版本规范。
该器件提供了Exar的升级路径
为33MHz 5V和通用PCI UART系列。
的V252由两个独立的UART
信道,每个组的配置和
增强的寄存器, 64字节的发送( TX )和
接收( RX ) FIFO和一个分数波特率
发生器(BRG ) 。全局中断源寄存器
提供了一个完整的中断状态指示
两个通道,加快中断解析。该
V252器件工作在33 / 66MHz的和功能全面
可编程TX和RX FIFO触发电平,
自动硬件和软件流控制,及
自动RS - 485半双工方向控制输出
软件和硬件的设计简化。
N
OTE
1:
受美国专利# 5649122和# 5949787覆盖
多端口RS - 232 / RS - 422 / RS - 485卡
销售点系统
特点
高性能的32位66MHz PCI总线的UART
PCI 3.0兼容
PCI电源管理转速。 1.1兼容
对于PCI配置EEPROM接口
3.3V供电,容许5V非PCI (串行)输入
数据读/写突发操作
全局中断寄存器,两个UART通道
多达8 Mbps的串行数据速率
八多功能输入/输出
16位通用定时器/计数器
睡眠模式唤醒指示器
两个独立的UART通道控制,
■
■
16C550兼容的寄存器组
64字节的发送和接收FIFO与水平柜台
和可编程的触发点
分数波特率发生器
自动RTS / CTS或DTR / DSR硬件
流与可编程迟滞控制
自动XON / XOFF软件流控制
RS-485的半双工方向控制输出
与可选的周转延迟
■
■
应用
远程访问服务器
存储网络管理
工厂自动化和过程控制
仪器仪表
F
IGURE
1. B
LOCK
D
的作者IAGRAM
XR17V252
3.3 V的VCC
■
■
红外( IrDA的1.0 )数据编码器/解码器
CLK (最多
66兆赫)
RST #
AD [ 31:0]
的C / BE [3:0 ]#
FRAME #
IRDY #
TRDY #
DEVSEL
#
停止#
INTA #
IDSEL
PERR #
SERR #
PAR
PME #
( 5 V容限
串行输入)
UART通道0
64字节TX FIFO
UART
REGS
TX & RX
IR
ENDEC
TX0 , RX0 , DTR0 # ,
DSR0 # , # RTS0 ,
CTS0 # , CD0 #中,R 10 #
PCI局部
公共汽车
接口
设备
CON组fi guration
注册
BRG
64字节RX FIFO
UART通道1
UART
REGS
64字节TX FIFO
TX & RX
BRG
IR
ENDEC
TX1 , RX1 , DTR1 # ,
DSR1 # , RTS1 # ,
CTS1 # , CD1 # , # RI1
64字节RX FIFO
CON组fi guration
空间
注册
EECK
EEDI
EEDO
EECS
ENIR
EN485#
EEPROM
接口
16-bit
定时器/计数器
多用途
.
输入/输出
晶体振荡器/缓冲器
MPIO0 - MPIO7
XTAL1
XTAL2
TMRCK
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
XR17V252
修订版1.0.2
66 MHz的电源管理支持的PCI总线双串口
引脚说明
N
AME
P
IN
#
T
YPE
D
ESCRIPTION
PCI本地总线接口
RST #
86
I
PCI总线复位输入(低电平有效) 。它重置PCI局部总线配置
空间寄存器,设备配置寄存器和UART通道寄存器
在默认情况下,看
表21
.
高达66.67MHz PCI总线时钟输入。
地址数据线[ 31 : 0 ] (双向) 。
CLK
AD31-AD24,
AD23-AD16,
AD15-AD8,
AD7-AD0
FRAME #
C/BE3#-
C/BE0#
IRDY #
87
90-97,
2-9,
24-31,
35-42
13
98, 12,
21, 34
14
I
I / O
I
I
总线事务周期帧(低有效)。它表明起始和持续时间
化的访问。
总线命令/字节使能[ 3 : 0 ] (低电平有效) 。这条线被复用为总线
在地址相和字节命令数据时启用
阶段。
引发就绪(低电平有效) 。在写入时,表示有效数据
目前的数据总线上。在读,则说明主准备接受
数据。
目标就绪(低电平有效) 。
指标要求停止当前的事务(低电平有效) 。
初始化设备选择(高电平有效) 。
设备选择的XR17V252 (低电平有效) 。
从XR17V252设备中断(漏极开路输出,低电平有效) 。
平价甚至跨越AD [ 31 : 0 ]和C / BE [ 3 : 0 ] # 。 (双向,高电平有效) 。
数据奇偶校验错误指示器,除了专门的自行车交易(低电平有效) 。
可选的总线目标应用程序。
在专门的自行车系统错误指示灯,地址奇偶或奇偶校验数据
交易(漏极开路输出,低电平有效) 。可选的总线目标应用程序。
I
TRDY #
停止#
IDSEL
DEVSEL #
INTA #
PAR
PERR #
SERR #
15
17
99
16
85
20
18
19
O
O
I
O
OD
I / O
O
OD
调制解调器或串行I / O接口
TX0
RX0
73
66
O
I
UART通道0发送数据或红外传输数据。普通TXD输出
空闲时为高电平,而红外TXD输出空闲状态为低电平。
UART通道0接收数据或红外接收数据。普通RXD输入
空闲时为高电平,而红外RXD输入空闲状态为低电平。在红外模式中,
输入的RXD信号的极性可以通过FCTR位4被选择。如果该位
为逻辑0 ,低电平的RXD输入被认为是一个标志,如果该位是
逻辑1 ,在RXD输入高电平被认为是一个空间。
UART通道0的请求发送或通用输出(低有效)。如果
此输出不使用,将其悬空。
UART通道0清除发送或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道0数据终端就绪或通用输出(
低) 。如果不使用这个输出,将其悬空。
RTS0#
CTS0#
DTR0#
71
67
72
O
I
O
3
XR17V252
66 MHz的电源管理支持的PCI总线双串口
引脚说明
N
AME
DSR0#
CD0#
RI0#
TX1
RX1
P
IN
#
68
69
70
62
55
T
YPE
I
I
I
O
I
D
ESCRIPTION
UART通道0数据集就绪或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道0载波检测或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道0振铃指示或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1发送数据或红外传输数据。普通TXD输出
空闲时为高电平,而红外TXD输出空闲状态为低电平。
UART通道1接收数据或红外接收数据。普通RXD输入
空闲时为高电平,而红外RXD输入空闲状态为低电平。在红外模式中,
输入的RXD信号的极性可以通过FCTR位4被选择。如果该位
为逻辑0 ,低电平的RXD输入被认为是一个标志,如果该位是
逻辑1 ,在RXD输入高电平被认为是一个空间。
UART通道1请求发送或通用输出(低电平有效) 。如果
此输出不使用,将其悬空。
UART通道1清除发送或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1数据终端就绪或通用输出(
低) 。如果不使用这个输出,将其悬空。
UART通道1数据集就绪或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1载波检测或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1环形指示器或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
修订版1.0.2
RTS1#
CTS1#
DTR1#
DSR1#
CD1#
RI1#
的附属信号,
MPIO0-MPIO7
60
56
61
57
58
59
O
I
O
I
I
I
52-45
I / O
多功能输入/输出0-7 。这些引脚的功能被定义通
配置寄存器MPIOSEL , MPIOLVL , MPIOINV , MPIO3T和
MPIOINT
串行时钟到EEPROM中。 CLK分频256的内部时钟用于
在上电或复位阅读供应商和分包商ID 。然而,它
可以手动计时通的配置寄存器REGB 。
芯片选择像一个93C46 EEPROM器件。它是手动选择通
配置寄存器REGB 。需要上拉4.7K欧姆电阻的
外部传感器的EEPROM上电时。见DAN112进一步
详细信息。
写数据到EEPROM器件。这是通的手动组态访问
置寄存器REGB 。的V252自动配置寄存器接口逻辑
使用了16位的格式。
读取EEPROM器件的数据。这是通的手动组态访问
日粮注册REGB 。
晶振或外部时钟输入。
晶振或缓冲时钟输出。
16位的定时器/计数器,外部时钟输入。
EECK
84
O
EECS
83
O
EEDI
82
O
EEDO
XTAL1
XTAL2
TMRCK
81
77
76
75
I
I
O
I
4
XR17V252
修订版1.0.2
66 MHz的电源管理支持的PCI总线双串口
引脚说明
N
AME
ENIR
P
IN
#
74
T
YPE
I
D
ESCRIPTION
全球红外模式使能(高电平有效) 。电源在此引脚被采样
起来,下面一个硬件复位( RST # )或软复位( RESET注册) 。它可以
用于启动两个UART在红外模式。采样的逻辑状态
被转移到MCR位- 6在UART 。软件可以覆盖此引脚there-
后启用或禁用它。
全球AutoRS485半双工方向控制使能(低电平有效) 。中
上电或复位后,该引脚进行采样,如果它是一个逻辑高电平,两个UART都
设置为自动RS485模式。此外,自动的RS485位, FCTR [5],则在这两个设置
通道。软件可以覆盖此引脚后,并启用或禁用它。
电源管理事件信号。而在D3
热
状态下,如果PME_Enable位
在电源管理控制/状态寄存器被设置, V252断言
有PME #在收到新的字符或在调制解调器状态变化
输入任何通道。
电源为UART内核逻辑和PCI总线的I / O - 只有3.3V 。在V252
在PCI 3.0兼容信号,在3.3V工作电压。所述非PCI输入(除
XTAL1 )能够承受5V电压。这包括所有的串行(调制解调器)输入。
电源常见,地面。
EN485#
65
I
PME #
79
OD
VCC
54, 80, 10, 22,
32, 43, 89, 100
1, 11, 23, 33,
44, 53, 78, 88
63, 64
PWR
GND
PWR
NC
无连接。
N
OTE
:
引脚类型: I =输入, O =输出, I / O =输入/输出, OD =输出开漏。
5
XR17V252
66 MHz的电源管理支持的PCI总线双串口
2006年3月
修订版1.0.1
概述
该XR17V252
1
( V252 )是单芯片双声道
66MHz PCI总线的UART (通用异步接收器
和发射器)解决方案,用于优化高
性能和更低的功耗。与V252装置
第五代的寄存器组是专为满足对
高
带宽
和
动力
管理
为多串行通信端口要求
系统管理和管理。 32位
66MHz的PCI接口符合PCI 3.0和
PCI电源管理1.1版本规范。
该器件提供了Exar的升级路径
为33MHz 5V和通用PCI UART系列。
的V252由两个独立的UART
信道,每个组的配置和
增强的寄存器, 64字节的发送( TX )和
接收( RX ) FIFO和一个分数波特率
发生器(BRG ) 。全局中断源寄存器
提供了一个完整的中断状态指示
两个通道,加快中断解析。该
V252器件工作在33 / 66MHz的和功能全面
可编程TX和RX FIFO触发电平,
自动硬件和软件流控制,及
自动RS - 485半双工方向控制输出
软件和硬件的设计简化。
N
OTE
1:
受美国专利# 5649122和# 5949787覆盖
多端口RS - 232 / RS - 422 / RS - 485卡
销售点系统
特点
高性能的32位66MHz PCI总线的UART
PCI 3.0兼容
PCI电源管理转速。 1.1兼容
对于PCI配置EEPROM接口
3.3V供电,容许5V非PCI (串行)输入
数据读/写突发操作
全局中断寄存器,两个UART通道
多达8 Mbps的串行数据速率
八多功能输入/输出
16位通用定时器/计数器
睡眠模式唤醒指示器
两个独立的UART通道控制,
■
■
16C550兼容的寄存器组
64字节的发送和接收FIFO与水平柜台
和可编程的触发点
分数波特率发生器
自动RTS / CTS或DTR / DSR硬件
流与可编程迟滞控制
自动XON / XOFF软件流控制
RS-485的半双工方向控制输出
与可选的周转延迟
■
■
应用
远程访问服务器
存储网络管理
工厂自动化和过程控制
仪器仪表
F
IGURE
1. B
LOCK
D
的作者IAGRAM
XR17V252
3.3 V的VCC
■
■
红外( IrDA的1.0 )数据编码器/解码器
CLK (最多
66兆赫)
RST #
AD [ 31:0]
的C / BE [3:0 ]#
FRAME #
IRDY #
TRDY #
DEVSEL
#
停止#
INTA #
IDSEL
PERR #
SERR #
PAR
PME #
( 5 V容限
串行输入)
UART通道0
UART
REGS
64字节TX FIFO
TX & RX
IR
ENDEC
PCI局部
公共汽车
接口
TX0 , RX0 , DTR0 # ,
DSR0 # , # RTS0 ,
CTS0 # , CD0 #中,R 10 #
设备
CON组fi guration
注册
BRG
64字节RX FIFO
UART通道1
UART
REGS
64字节TX FIFO
TX & RX
IR
ENDEC
TX1 , RX1 , DTR1 # ,
DSR1 # , RTS1 # ,
CTS1 # , CD1 # , # RI1
BRG
64字节RX FIFO
CON组fi guration
空间
注册
16-bit
定时器/计数器
多用途
.
输入/输出
晶体振荡器/缓冲器
EECK
EEDI
EEDO
EECS
ENIR
EN485#
EEPROM
接口
MPIO0 - MPIO7
XTAL1
XTAL2
TMRCK
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
XR17V252
修订版1.0.1
66 MHz的电源管理支持的PCI总线双串口
引脚说明
N
AME
P
IN
#
T
YPE
D
ESCRIPTION
PCI本地总线接口
RST #
86
I
PCI总线复位输入(低电平有效) 。它重置PCI局部总线配置
空间寄存器,设备配置寄存器和UART通道寄存器
在默认情况下,看
表21
.
高达66.67MHz PCI总线时钟输入。
地址数据线[ 31 : 0 ] (双向) 。
CLK
AD31-AD24,
AD23-AD16,
AD15-AD8,
AD7-AD0
FRAME #
C/BE3#-
C/BE0#
IRDY #
87
90-97,
2-9,
24-31,
35-42
13
98, 12,
21, 34
14
I
I / O
I
I
总线事务周期帧(低有效)。它表明起始和持续时间
化的访问。
总线命令/字节使能[ 3 : 0 ] (低电平有效) 。这条线被复用为总线
在地址相和字节命令数据时启用
阶段。
引发就绪(低电平有效) 。在写入时,表示有效数据
目前的数据总线上。在读,则说明主准备接受
数据。
目标就绪(低电平有效) 。
指标要求停止当前的事务(低电平有效) 。
初始化设备选择(高电平有效) 。
设备选择的XR17V252 (低电平有效) 。
从XR17V252设备中断(漏极开路输出,低电平有效) 。
平价甚至跨越AD [ 31 : 0 ]和C / BE [ 3 : 0 ] # 。 (双向,高电平有效) 。
数据奇偶校验错误指示器,除了专门的自行车交易(低电平有效) 。
可选的总线目标应用程序。
在专门的自行车系统错误指示灯,地址奇偶或奇偶校验数据
交易(漏极开路输出,低电平有效) 。可选的总线目标应用程序。
UART通道0发送数据或红外传输数据。普通TXD输出
空闲时为高电平,而红外TXD输出空闲状态为低电平。
UART通道0接收数据或红外接收数据。普通RXD输入
空闲时为高电平,而红外RXD输入空闲状态为低电平。在红外模式中,
输入的RXD信号的极性可以通过FCTR位4被选择。如果该位
为逻辑0 ,低电平的RXD输入被认为是一个标志,如果该位是
逻辑1 ,在RXD输入高电平被认为是一个空间。
UART通道0的请求发送或通用输出(低有效)。如果
此输出不使用,将其悬空。
UART通道0清除发送或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道0数据终端就绪或通用输出(
低) 。如果不使用这个输出,将其悬空。
I
TRDY #
停止#
IDSEL
DEVSEL #
INTA #
PAR
PERR #
SERR #
15
17
99
16
85
20
18
19
O
O
I
O
OD
I / O
O
OD
调制解调器或串行I / O接口
TX0
RX0
73
66
O
I
RTS0#
CTS0#
DTR0#
71
67
72
O
I
O
3
XR17V252
66 MHz的电源管理支持的PCI总线双串口
引脚说明
N
AME
DSR0#
CD0#
RI0#
TX1
RX1
P
IN
#
68
69
70
62
55
T
YPE
I
I
I
O
I
D
ESCRIPTION
UART通道0数据集就绪或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道0载波检测或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道0振铃指示或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1发送数据或红外传输数据。普通TXD输出
空闲时为高电平,而红外TXD输出空闲状态为低电平。
UART通道1接收数据或红外接收数据。普通RXD输入
空闲时为高电平,而红外RXD输入空闲状态为低电平。在红外模式中,
输入的RXD信号的极性可以通过FCTR位4被选择。如果该位
为逻辑0 ,低电平的RXD输入被认为是一个标志,如果该位是
逻辑1 ,在RXD输入高电平被认为是一个空间。
UART通道1请求发送或通用输出(低电平有效) 。如果
此输出不使用,将其悬空。
UART通道1清除发送或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1数据终端就绪或通用输出(
低) 。如果不使用这个输出,将其悬空。
UART通道1数据集就绪或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1载波检测或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1环形指示器或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
修订版1.0.1
RTS1#
CTS1#
DTR1#
DSR1#
CD1#
RI1#
的附属信号,
MPIO0-MPIO7
60
56
61
57
58
59
O
I
O
I
I
I
52-45
I / O
多功能输入/输出0-7 。这些引脚的功能被定义通
配置寄存器MPIOSEL , MPIOLVL , MPIOINV , MPIO3T和
MPIOINT
串行时钟到EEPROM中。 CLK分频256的内部时钟用于
在上电或复位阅读供应商和分包商ID 。然而,它
可以手动计时通的配置寄存器REGB 。
芯片选择像一个93C46 EEPROM器件。它是手动选择通
配置寄存器REGB 。需要上拉4.7K欧姆电阻的
外部传感器的EEPROM上电时。见DAN112进一步
详细信息。
写数据到EEPROM器件。这是通的手动组态访问
置寄存器REGB 。的V252自动配置寄存器接口逻辑
使用了16位的格式。
读取EEPROM器件的数据。这是通的手动组态访问
日粮注册REGB 。
晶振或外部时钟输入。
晶振或缓冲时钟输出。
16位的定时器/计数器,外部时钟输入。
EECK
84
O
EECS
83
O
EEDI
82
O
EEDO
XTAL1
XTAL2
TMRCK
81
77
76
75
I
I
O
I
4
XR17V252
修订版1.0.1
66 MHz的电源管理支持的PCI总线双串口
引脚说明
N
AME
ENIR
P
IN
#
74
T
YPE
I
D
ESCRIPTION
全球红外模式使能(高电平有效) 。电源在此引脚被采样
起来,下面一个硬件复位( RST # )或软复位( RESET注册) 。它可以
用于启动两个UART在红外模式。采样的逻辑状态
被转移到MCR位- 6在UART 。软件可以覆盖此引脚there-
后启用或禁用它。
全球AutoRS485半双工方向控制使能(低电平有效) 。中
上电或复位后,该引脚进行采样,如果它是一个逻辑高电平,两个UART都
设置为自动RS485模式。此外,自动的RS485位, FCTR [5],则在这两个设置
通道。软件可以覆盖此引脚后,并启用或禁用它。
电源管理事件信号。而在D3
热
状态下,如果PME_Enable位
在电源管理控制/状态寄存器被设置, V252断言
有PME #在收到新的字符或在调制解调器状态变化
输入任何通道。
电源为UART内核逻辑和PCI总线的I / O - 只有3.3V 。在V252
在PCI 3.0兼容信号,在3.3V工作电压。所述非PCI输入(除
XTAL1 )能够承受5V电压。这包括所有的串行(调制解调器)输入。
电源常见,地面。
无连接。
EN485#
65
I
PME #
79
OD
VCC
54, 80, 10, 22,
32, 43, 89, 100
1, 11, 23, 33,
44, 53, 78, 88
63, 64
PWR
GND
NC
PWR
N
OTE
:
引脚类型: I =输入, O =输出, I / O =输入/输出, OD =输出开漏。
5