XR17C152
5V PCI总线双串口
引脚说明
N
AME
RI0#
TX1
RX1
P
IN
#
70
62
55
T
YPE
I
O
I
D
ESCRIPTION
á
修订版1.2.0
UART通道0振铃指示或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1发送数据或红外传输数据。普通TXD输出
空闲时为高电平,而红外TXD输出空闲状态为低电平。
UART通道1接收数据或红外接收数据。普通RXD输入
空闲时为高电平,而红外RXD输入空闲状态为低电平。在红外模式中,
输入的RXD信号的极性可以通过FCTR位4被选择。如果该位
为逻辑0 ,低电平的RXD输入被认为是一个标志,如果该位是
逻辑1 ,在RXD输入高电平被认为是一个空间。
UART通道1请求发送或通用输出(低电平有效) 。如果
此输出不使用,将其悬空。
UART通道1清除发送或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1数据终端就绪或通用输出(低有效)。
如果不使用这个输出,将其悬空。
UART通道1数据集就绪或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1载波检测或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
UART通道1环形指示器或通用输入(低电平有效) 。这
输入应连接到VCC时不使用。
多功能输入/输出0-7 。这些引脚的功能被定义通
配置寄存器MPIOSEL , MPIOLVL , MPIOINV , MPIO3T和
MPIOINT
串行时钟到EEPROM中。 CLK分频256的内部时钟用于
在上电或复位阅读供应商和分包商ID 。然而,它
可以手动计时通的配置寄存器REGB 。
芯片选择像一个93C46 EEPROM器件。它是手动选择通的
配置寄存器REGB 。需要上拉4.7K欧姆电阻的克斯特
在上电期间最终检测的EEPROM 。见DAN112进一步的细节。
写数据到EEPROM器件。这是通的手动组态访问
置寄存器REGB 。 152自动配置寄存器接口逻辑使用
16位的格式。
读取EEPROM器件的数据。这是通的手动组态访问
日粮注册REGB 。
晶体或高达外部时钟输入为50MHz为3.125Mbps的数据速率
5V 。参见AC特性表。
晶振或缓冲时钟输出。
16位的定时器/计数器,外部时钟输入。
全球红外模式使能(高电平有效) 。电源在此引脚被采样
起来,下面一个硬件复位( RST # )或软复位( RESET注册) 。它可以
用于启动两个UART在红外模式。采样的逻辑状态
被转移到MCR位- 6在UART 。软件可以覆盖此引脚there-
后启用或禁用它。
全球AutoRS485半双工方向控制使能(低电平有效) 。中
上电或复位后,该引脚进行采样,如果它是一个逻辑高电平,两个UART都
设置为自动RS485模式。此外,自动的RS485位, FCTR [5],则在这两个设置
通道。软件可以覆盖此引脚后,并启用或禁用它。
RTS1#
CTS1#
DTR1#
DSR1#
CD1#
RI1#
的附属信号,
MPIO0-MPIO7
60
56
61
57
58
59
O
I
O
I
I
I
52-45
I / O
EECK
84
O
EECS
83
O
EEDI
82
O
EEDO
XTAL1
XTAL2
TMRCK
ENIR
81
77
76
75
74
I
I
O
I
I
EN485#
65
I
4