á
2003年9月
XR16L2551
具有省电模式低电压DUART
修订版1.0.0
GENERAGENERAL描述
该XR16L2551 ( L2551 )是低电压的双
通用异步收发器
( UART)与宽容的5伏的输入。该装置
包括在ST16C2550附加功能:
英特尔和摩托罗拉的数据总线接口选择,
硬件和软件流控制,红外编码器/
译码器,睡眠模式和省电模式
电池操作。在L2551的增强的寄存器组
是兼容的ST16C2550和XR16L2550 。它
支持Exar的增强型的16个字节的功能
TX和RX FIFO和一个完整的调制解调器接口。
板载寄存器提供与业务用户
状态和数据错误标签。内部环回
能力允许板载诊断。独立
可编程的波特率发生器中提供
每个通道支持数据传输速率高达460.8 Kbps的。
N
OTE
:
1受美国专利# 5649122覆盖。
特点
2.25到5.5伏操作
5伏容限输入
Intel或Motorola总线接口选择(六十八分之十六# )
针
引脚对引脚兼容, XR16L2751CM
两个独立的UART
s
高达460.8 5V和2 Mbps的电压为3.3V ,而1
与外部时钟输入Mbps的在2.5V
高达1.5 Mbps的5V和1.25 Mbps的电压为3.3V和1
水晶时钟输入Mbps的在2.5V
16个字节的发送和接收FIFO
自动RTS / CTS硬件流控制
自动XON / XOFF软件流控制
无线红外编码器/解码器
接收FIFO触发电平选择
可编程的字符长度(5 ,6,7或8)
有偶,奇,强迫或无奇偶校验
完全的调制解调器接口( CTS # , # RTS , DSR # ,
DTR在48引脚TQFP封装# , RI # , # CD )
s
s
s
s
s
s
s
应用
电池供电仪器
数据端口适配器
手持式设备
射频数据调制解调器
基站
USB集线器
工业自动化控制
F
IGURE
1. XR16L2551 B
LOCK
D
IAGRAM
s
与电池省电功能,睡眠模式
手术
工业温度范围
微小的32 - QFN封装,无引线封装( 5x5x0.9mm )
48 - TQFP封装
Pwrsave
A2:A0
D7:D0
IOR# ( VCC)的
IOW # (R / W # )
CSA # ( CS # )
CSB # ( A3 )
INTA ( IRQ # )
INTB (逻辑0 )
TXRDYA #
TXRDYB #
RXRDYA #
RXRDYB #
复位( RESET# )
16/68#
* 5伏容限输入
2.25至5.5伏的VCC
GND
UART通道A
UART
REGS
BRG
16字节TX FIFO
TX & RX
IR
ENDEC
TXA , RXA ,
RTSA # , CTSA # ,
( DTR # , DSR #
CD # , RIA # , OP2A # )
16字节RX FIFO
TXB , RXB ,
RTSB # , CTSB # ,
( DTRB # , DSRB #
国开行# , # RIB , OP2B # )
XTAL1
XTAL2
英特尔或
摩托罗拉
数据总线
接口
UART通道B
(同通道A )
晶体振荡器/缓冲器
2551BLK
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
á
修订版1.0.0
XR16L2551
具有省电模式低电压DUART
引脚说明
引脚说明
N
AME
32-QFN
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
( Vcc的)
18
19
20
2
1
32
31
30
29
28
27
14
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
当六十八分之一十六#引脚处于逻辑1时,英特尔总线接口被选择并且该
输入变为读选通(低电平有效) 。下降沿的鼓动
内部读周期和从内部寄存器中检索的数据的字节
所指向的地址线〔A2 : A 0] ,把该数据字节的数据总线上
以允许主处理器读它的上升沿。
当六十八分之一十六#引脚为逻辑0 ,摩托罗拉总线接口选择
与该输入不使用,应连接至VCC。
当六十八分之一十六#引脚为逻辑1时,它会选择英特尔总线接口,该输入
成为写选通(低电平有效) 。下降沿教唆的接口
纳尔写周期和上升沿传送的数据的数据字节
总线所指向的地址线的内部寄存器。
当六十八分之一十六#引脚为逻辑0 ,摩托罗拉总线接口选择
与此输入变为只读(逻辑1 )和write(逻辑0 )的信号。
当六十八分之一十六#引脚为逻辑1时,该输入芯片选择(低电平有效)到
启用该设备通道A 。
当六十八分之一十六#引脚为逻辑0时,该输入将成为芯片选择(活动
低)为摩托罗拉总线接口。
当六十八分之一十六#引脚为逻辑1时,该输入为片选B(低电平有效)到
使在装置B声道。
当六十八分之一十六#引脚为逻辑0时,该输入变得地址线A3
这是用于在摩托罗拉总线接口的信道选择。输入
逻辑0选择通道A和逻辑1选择通道B.
当六十八分之一十六#引脚为逻辑1的英特尔总线接口,这个输出
成为通道A中断输出。该输出状态由定义
通过MCR的软件设置,用户[ 3 ] 。 INTA被设置为有源
模式和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1 。
INTA被设置为三态模式和OP2A #为逻辑1时
MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。
当六十八分之一十六#引脚为逻辑0摩托罗拉总线接口,这个输出
成为设备的中断输出(低电平有效,漏极开路) 。外部
上拉电阻才能进行正确的操作。
IOW #
(R / W # )
12
15
I
CSA #
( CS # )
7
10
I
CSB #
(A3)
8
11
I
INTA
( IRQ # )
22
30
O
3
XR16L2551
具有省电模式低电压DUART
引脚说明
N
AME
INTB
( NC )
32-QFN
P
IN
#
21
48-TQFP
P
IN
#
29
T
YPE
O
D
ESCRIPTION
á
修订版1.0.0
当六十八分之一十六#引脚为逻辑1的英特尔总线接口,这个输出
成为通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。
当六十八分之一十六#引脚为逻辑0摩托罗拉总线接口,这个输出是
未使用,将保持在逻辑零电平。离开这个输出不整合
连接的。
TXRDYA #
-
43
O
UART通道A发送器就绪(低电平有效) 。输出
提供发送通道A的TX FIFO / THR状态如果是
不使用时,将其悬空。
UART通道A接收器就绪(低电平有效) 。此输出提供
对于接收通道A.如果不使用,请将其RX FIFO / RHR状态
悬空。
UART通道B发射准备就绪(低电平有效) 。的输出提供
如果不是用于发送通道B的TX FIFO / THR状态,离开它
悬空。
UART通道B接收器就绪(低电平有效) 。此输出提供
对于接收通道B.如果不使用,请将其RX FIFO / RHR状态
悬空。
RXRDYA #
-
31
O
TXRDYB #
-
6
O
RXRDYB #
-
18
O
调制解调器或串行I / O接口
TXA
RXA
5
4
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
RTSA #
CTSA #
DTRA #
DSRA #
23
25
-
-
33
38
34
39
O
I
O
I
CDA #
-
40
I
RIA #
-
41
I
4
á
修订版1.0.0
XR16L2551
具有省电模式低电压DUART
引脚说明
N
AME
OP2A#
32-QFN
P
IN
#
-
48-TQFP
P
IN
#
32
T
YPE
O
D
ESCRIPTION
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
TXB
RXB
6
3
8
4
O
I
RTSB #
CTSB #
DTRB #
DSRB #
15
16
-
-
22
23
35
20
O
I
O
I
国开行#
-
16
I
RIB #
-
21
I
OP2B#
-
9
O
的附属信号,
XTAL1
XTAL2
16/68#
10
11
17
13
14
24
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
Intel或Motorola总线选择。
当六十八分之一十六#引脚为逻辑1 , 16或Intel模式下,该器件的工作
在接口的英特尔总线类型。
当六十八分之一十六#引脚为逻辑0 , 68或Motorola模式下,设备会
在操作界面的Motorola总线类型。
5
á
2003年9月
XR16L2551
具有省电模式低电压DUART
修订版1.0.0
GENERAGENERAL描述
该XR16L2551 ( L2551 )是低电压的双
通用异步收发器
( UART)与宽容的5伏的输入。该装置
包括在ST16C2550附加功能:
英特尔和摩托罗拉的数据总线接口选择,
硬件和软件流控制,红外编码器/
译码器,睡眠模式和省电模式
电池操作。在L2551的增强的寄存器组
是兼容的ST16C2550和XR16L2550 。它
支持Exar的增强型的16个字节的功能
TX和RX FIFO和一个完整的调制解调器接口。
板载寄存器提供与业务用户
状态和数据错误标签。内部环回
能力允许板载诊断。独立
可编程的波特率发生器中提供
每个通道支持数据传输速率高达460.8 Kbps的。
N
OTE
:
1受美国专利# 5649122覆盖。
特点
2.25到5.5伏操作
5伏容限输入
Intel或Motorola总线接口选择(六十八分之十六# )
针
引脚对引脚兼容, XR16L2751CM
两个独立的UART
s
高达460.8 5V和2 Mbps的电压为3.3V ,而1
与外部时钟输入Mbps的在2.5V
高达1.5 Mbps的5V和1.25 Mbps的电压为3.3V和1
水晶时钟输入Mbps的在2.5V
16个字节的发送和接收FIFO
自动RTS / CTS硬件流控制
自动XON / XOFF软件流控制
无线红外编码器/解码器
接收FIFO触发电平选择
可编程的字符长度(5 ,6,7或8)
有偶,奇,强迫或无奇偶校验
完全的调制解调器接口( CTS # , # RTS , DSR # ,
DTR在48引脚TQFP封装# , RI # , # CD )
s
s
s
s
s
s
s
应用
电池供电仪器
数据端口适配器
手持式设备
射频数据调制解调器
基站
USB集线器
工业自动化控制
F
IGURE
1. XR16L2551 B
LOCK
D
IAGRAM
s
与电池省电功能,睡眠模式
手术
工业温度范围
微小的32 - QFN封装,无引线封装( 5x5x0.9mm )
48 - TQFP封装
Pwrsave
A2:A0
D7:D0
IOR# ( VCC)的
IOW # (R / W # )
CSA # ( CS # )
CSB # ( A3 )
INTA ( IRQ # )
INTB (逻辑0 )
TXRDYA #
TXRDYB #
RXRDYA #
RXRDYB #
复位( RESET# )
16/68#
* 5伏容限输入
2.25至5.5伏的VCC
GND
UART通道A
UART
REGS
BRG
16字节TX FIFO
TX & RX
IR
ENDEC
TXA , RXA ,
RTSA # , CTSA # ,
( DTR # , DSR #
CD # , RIA # , OP2A # )
16字节RX FIFO
TXB , RXB ,
RTSB # , CTSB # ,
( DTRB # , DSRB #
国开行# , # RIB , OP2B # )
XTAL1
XTAL2
英特尔或
摩托罗拉
数据总线
接口
UART通道B
(同通道A )
晶体振荡器/缓冲器
2551BLK
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
á
修订版1.0.0
XR16L2551
具有省电模式低电压DUART
引脚说明
引脚说明
N
AME
32-QFN
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
( Vcc的)
18
19
20
2
1
32
31
30
29
28
27
14
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
当六十八分之一十六#引脚处于逻辑1时,英特尔总线接口被选择并且该
输入变为读选通(低电平有效) 。下降沿的鼓动
内部读周期和从内部寄存器中检索的数据的字节
所指向的地址线〔A2 : A 0] ,把该数据字节的数据总线上
以允许主处理器读它的上升沿。
当六十八分之一十六#引脚为逻辑0 ,摩托罗拉总线接口选择
与该输入不使用,应连接至VCC。
当六十八分之一十六#引脚为逻辑1时,它会选择英特尔总线接口,该输入
成为写选通(低电平有效) 。下降沿教唆的接口
纳尔写周期和上升沿传送的数据的数据字节
总线所指向的地址线的内部寄存器。
当六十八分之一十六#引脚为逻辑0 ,摩托罗拉总线接口选择
与此输入变为只读(逻辑1 )和write(逻辑0 )的信号。
当六十八分之一十六#引脚为逻辑1时,该输入芯片选择(低电平有效)到
启用该设备通道A 。
当六十八分之一十六#引脚为逻辑0时,该输入将成为芯片选择(活动
低)为摩托罗拉总线接口。
当六十八分之一十六#引脚为逻辑1时,该输入为片选B(低电平有效)到
使在装置B声道。
当六十八分之一十六#引脚为逻辑0时,该输入变得地址线A3
这是用于在摩托罗拉总线接口的信道选择。输入
逻辑0选择通道A和逻辑1选择通道B.
当六十八分之一十六#引脚为逻辑1的英特尔总线接口,这个输出
成为通道A中断输出。该输出状态由定义
通过MCR的软件设置,用户[ 3 ] 。 INTA被设置为有源
模式和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1 。
INTA被设置为三态模式和OP2A #为逻辑1时
MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。
当六十八分之一十六#引脚为逻辑0摩托罗拉总线接口,这个输出
成为设备的中断输出(低电平有效,漏极开路) 。外部
上拉电阻才能进行正确的操作。
IOW #
(R / W # )
12
15
I
CSA #
( CS # )
7
10
I
CSB #
(A3)
8
11
I
INTA
( IRQ # )
22
30
O
3
XR16L2551
具有省电模式低电压DUART
引脚说明
N
AME
INTB
( NC )
32-QFN
P
IN
#
21
48-TQFP
P
IN
#
29
T
YPE
O
D
ESCRIPTION
á
修订版1.0.0
当六十八分之一十六#引脚为逻辑1的英特尔总线接口,这个输出
成为通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。
当六十八分之一十六#引脚为逻辑0摩托罗拉总线接口,这个输出是
未使用,将保持在逻辑零电平。离开这个输出不整合
连接的。
TXRDYA #
-
43
O
UART通道A发送器就绪(低电平有效) 。输出
提供发送通道A的TX FIFO / THR状态如果是
不使用时,将其悬空。
UART通道A接收器就绪(低电平有效) 。此输出提供
对于接收通道A.如果不使用,请将其RX FIFO / RHR状态
悬空。
UART通道B发射准备就绪(低电平有效) 。的输出提供
如果不是用于发送通道B的TX FIFO / THR状态,离开它
悬空。
UART通道B接收器就绪(低电平有效) 。此输出提供
对于接收通道B.如果不使用,请将其RX FIFO / RHR状态
悬空。
RXRDYA #
-
31
O
TXRDYB #
-
6
O
RXRDYB #
-
18
O
调制解调器或串行I / O接口
TXA
RXA
5
4
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
RTSA #
CTSA #
DTRA #
DSRA #
23
25
-
-
33
38
34
39
O
I
O
I
CDA #
-
40
I
RIA #
-
41
I
4
á
修订版1.0.0
XR16L2551
具有省电模式低电压DUART
引脚说明
N
AME
OP2A#
32-QFN
P
IN
#
-
48-TQFP
P
IN
#
32
T
YPE
O
D
ESCRIPTION
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
TXB
RXB
6
3
8
4
O
I
RTSB #
CTSB #
DTRB #
DSRB #
15
16
-
-
22
23
35
20
O
I
O
I
国开行#
-
16
I
RIB #
-
21
I
OP2B#
-
9
O
的附属信号,
XTAL1
XTAL2
16/68#
10
11
17
13
14
24
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
Intel或Motorola总线选择。
当六十八分之一十六#引脚为逻辑1 , 16或Intel模式下,该器件的工作
在接口的英特尔总线类型。
当六十八分之一十六#引脚为逻辑0 , 68或Motorola模式下,设备会
在操作界面的Motorola总线类型。
5
XR16L2551
具有省电模式低电压DUART
2007年5月
REV 。 1.1.3
概述
该XR16L2551 ( L2551 )是低电压的双
通用异步收发器
( UART)与宽容的5伏的输入。该装置
包括在ST16C2550附加功能:
英特尔和摩托罗拉的数据总线接口选择,
硬件和软件流控制,红外编码器/
译码器,睡眠模式和省电模式
电池操作。在L2551的增强的寄存器组
是兼容的ST16C2550和XR16L2550 。它
支持Exar的增强型的16个字节的功能
TX和RX FIFO和一个完整的调制解调器接口。
板载寄存器提供与业务用户
状态和数据错误标签。内部环回
能力允许板载诊断。独立
可编程的波特率发生器中提供
每个通道支持数据传输速率高达460.8 Kbps的。
N
OTE
:
1受美国专利# 5649122覆盖。
特点
2.25到5.5伏操作
5伏容限输入
Intel或Motorola总线接口选择(六十八分之十六# )
针
引脚对引脚兼容, XR16L2751CM
两个独立的UART
■
高达460.8 5V和2 Mbps的电压为3.3V ,而1
与外部时钟输入Mbps的在2.5V
高达1.5 Mbps的5V和1.25 Mbps的电压为3.3V和1
水晶时钟输入Mbps的在2.5V
16个字节的发送和接收FIFO
自动RTS / CTS硬件流控制
自动XON / XOFF软件流控制
无线红外编码器/解码器
接收FIFO触发电平选择
可编程的字符长度(5 ,6,7或8)
有偶,奇,强迫或无奇偶校验
完全的调制解调器接口( CTS # , # RTS , DSR # ,
DTR在48引脚TQFP封装# , RI # , # CD )
■
■
■
■
■
■
■
应用
电池供电仪器
数据端口适配器
手持式设备
射频数据调制解调器
基站
USB集线器
工业自动化控制
F
IGURE
1. XR16L2551 B
LOCK
D
IAGRAM
■
与电池省电功能,睡眠模式
手术
工业温度范围
微小的32 - QFN封装,无引线封装( 5x5x0.9mm )
48 - TQFP封装
Pwrsave
A2:A0
D7:D0
IOR# ( VCC)的
IOW # (R / W # )
CSA # ( CS # )
CSB # ( A3 )
INTA ( IRQ # )
INTB (逻辑0 )
TXRDYA #
TXRDYB #
RXRDYA #
RXRDYB #
复位( RESET# )
16/68#
* 5伏容限输入
2.25至5.5伏的VCC
GND
UART通道A
UART
REGS
BRG
16字节TX FIFO
TX & RX
IR
ENDEC
TXA , RXA ,
RTSA # , CTSA # ,
( DTR # , DSR #
CD # , RIA # , OP2A # )
16字节RX FIFO
TXB , RXB ,
RTSB # , CTSB # ,
( DTRB # , DSRB #
国开行# , # RIB , OP2B # )
XTAL1
XTAL2
英特尔或
摩托罗拉
数据总线
接口
UART通道B
(同通道A )
晶体振荡器/缓冲器
2551BLK
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
XR16L2551
REV 。 1.1.3
具有省电模式低电压DUART
引脚说明
引脚说明
N
AME
32-QFN
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
( Vcc的)
18
19
20
2
1
32
31
30
29
28
27
14
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
当六十八分之一十六#引脚处于逻辑1时,英特尔总线接口被选择并
该输入变为读选通(低电平有效) 。下降沿鼓动
内部读周期和从内部寄存器中检索的数据的字节
器指向的地址线[A2 : A0 ] ,会将数据字节的数据
总线,以允许主处理器读它的上升沿。
当六十八分之一十六#引脚为逻辑0 ,摩托罗拉总线接口选择
与该输入不使用,应连接至VCC。
当六十八分之一十六#引脚为逻辑1时,它会选择英特尔总线接口,该输入
成为写选通(低电平有效) 。下降沿教唆的接口
纳尔写周期和上升沿传送的数据的数据字节
总线所指向的地址线的内部寄存器。
当六十八分之一十六#引脚为逻辑0 ,摩托罗拉总线接口选择
与此输入变为只读(逻辑1 )和write(逻辑0 )的信号。
当六十八分之一十六#引脚为逻辑1时,该输入芯片选择(低电平有效)到
启用该设备通道A 。
当六十八分之一十六#引脚为逻辑0时,该输入将成为芯片选择(活动
低)为摩托罗拉总线接口。
当六十八分之一十六#引脚为逻辑1时,该输入为片选B(低电平有效)到
使在装置B声道。
当六十八分之一十六#引脚为逻辑0时,该输入变得地址线A3
这是用于在摩托罗拉总线接口的信道选择。输入
逻辑0选择通道A和逻辑1选择通道B.
当六十八分之一十六#引脚为逻辑1的英特尔总线接口,这个输出
成为通道A中断输出。该输出状态由定义
通过MCR的软件设置,用户[ 3 ] 。 INTA被设置为有源
模式和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1 。
INTA被设置为三态模式和OP2A #为逻辑1时
MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。
当六十八分之一十六#引脚为逻辑0摩托罗拉总线接口,这个输出
成为设备的中断输出(低电平有效,漏极开路) 。外部
上拉电阻才能进行正确的操作。
IOW #
(R / W # )
12
15
I
CSA #
( CS # )
7
10
I
CSB #
(A3)
8
11
I
INTA
( IRQ # )
22
30
O
3
XR16L2551
具有省电模式低电压DUART
引脚说明
N
AME
INTB
( NC )
32-QFN
P
IN
#
21
48-TQFP
P
IN
#
29
T
YPE
O
D
ESCRIPTION
当六十八分之一十六#引脚为逻辑1的英特尔总线接口,这个输出
成为通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。
当六十八分之一十六#引脚为逻辑0摩托罗拉总线接口,这个输出是
未使用,将保持在逻辑零电平。离开这个输出不整合
连接的。
REV 。 1.1.3
TXRDYA #
-
43
O
UART通道A发送器就绪(低电平有效) 。输出
提供发送通道A的TX FIFO / THR状态如果是
不使用时,将其悬空。
UART通道A接收器就绪(低电平有效) 。此输出提供
对于接收通道A.如果不使用,请将其RX FIFO / RHR状态
悬空。
UART通道B发射准备就绪(低电平有效) 。的输出提供
如果不是用于发送通道B的TX FIFO / THR状态,离开它
悬空。
UART通道B接收器就绪(低电平有效) 。此输出提供
对于接收通道B.如果不使用,请将其RX FIFO / RHR状态
悬空。
RXRDYA #
-
31
O
TXRDYB #
-
6
O
RXRDYB #
-
18
O
调制解调器或串行I / O接口
TXA
RXA
5
4
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
RTSA #
CTSA #
DTRA #
DSRA #
23
25
-
-
33
38
34
39
O
I
O
I
CDA #
-
40
I
RIA #
-
41
I
4
XR16L2551
REV 。 1.1.3
具有省电模式低电压DUART
引脚说明
N
AME
OP2A#
32-QFN
P
IN
#
-
48-TQFP
P
IN
#
32
T
YPE
O
D
ESCRIPTION
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B数据集就绪(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
TXB
RXB
6
3
8
4
O
I
RTSB #
CTSB #
DTRB #
DSRB #
15
16
-
-
22
23
35
20
O
I
O
I
国开行#
-
16
I
RIB #
-
21
I
OP2B#
-
9
O
的附属信号,
XTAL1
XTAL2
16/68#
10
11
17
13
14
24
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
Intel或Motorola总线选择。
当六十八分之一十六#引脚为逻辑1 , 16或Intel模式下,该器件的工作
在接口的英特尔总线类型。
当六十八分之一十六#引脚为逻辑0 , 68或Motorola模式下,设备会
在操作界面的Motorola总线类型。
5