xr
2004年10月
XR16L2450
2.25V至5.5V DUART
修订版1.1.0
概述
该XR16L2450 ( L2450 )是一款双通用异步
异步的接收器和发送器( UART ) 。该
XR16L2450是的一个改进版本
ST16C2450具有较低的工作电压及5伏的
宽容的投入。该L2450提供了增强型UART
功能,调制解调器控制接口和数据速率
高达1.5 Mbps的。板载状态寄存器提供
用户错误指示和运行状态。在 -
依赖可编程的波特率发生器
提供选择的发送和接收时钟速率高达
以1.5 Mbps的。内部环回功能使
板载诊断。该L2450可在44-
引脚PLCC和48引脚TQFP封装。该L2450是
制造的先进的CMOS工艺能够
从2.25伏至5.5伏的电源以经营
宽容的5伏的输入。
应用
特点
2.25到5.5伏操作
5伏容限输入
引脚对引脚兼容, Exar的ST16C2450 ,
ST16C2550,
XR16C2850
TQFP封装
XR16L2550,
XR16L2750
和
引脚对引脚兼容TI公司的TL16C752B在48-
2个独立的UART通道
■
■
■
■
■
■
便携式电器
电信网络路由器
以太网路由器
移动数据设备
工厂自动化和过程控制
F
IGURE
1. XR16L2450 B
LOCK
D
IAGRAM
高达1.5 Mbps的数据传输速率为24 MHz的晶振
振荡器或外部时钟频率
1字节的发送FIFO
1字节的接收FIFO ,错误标签
状态寄存器报告
调制解调器控制信号( CTS # , # RTS , DSR # ,
DTR # , RI # , # CD )
可编程的字符长度(5 ,6,7 ,8)
有偶,奇或无奇偶校验
晶体振荡器或外部时钟输入
TTL兼容的输入,输出
工业温度范围
48引脚TQFP和44 - PLCC封装
* 5V容限输入
2.25至5.5伏的VCC
A2:A0
D7:D0
IOR #
IOW #
CSA #
CSB #
INTA
INTB
8位数据
公共汽车
接口
UART通道A
UART
REGS
THR
RHR
调制解调器I / O的
TXA
RXA
RTSA # , CTSA # ,
DTRA # , DSRA # ,
CDA # , RIA # , OP2A #
TXB
RXB
RTSB # , CTSB # ,
DTRB # , DSRB # ,
国开行# , # RIB , OP2B #
XTAL1
XTAL2
BRG
UART通道B
(同通道A )
RESET
晶体振荡器/缓冲器
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
封装引脚说明
引脚说明
N
AME
44-PLCC
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
29
30
31
9
8
7
6
5
4
3
2
24
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
输入/输出读选通(低电平有效) 。下降沿的鼓动
内部读周期和从内部寄存器中检索的数据的字节
所指向的地址线〔A2 : A 0] 。的数据字节被放置在
数据总线,以允许主处理器读它的上升沿。
输入/输出写选通(低电平有效) 。下降沿的鼓动
内部写入周期和上升沿传送的数据字节
数据总线向指向的地址线的内部寄存器。
UART通道A选择(低电平有效) ,使UART通道A中
设备数据总线操作。
UART通道B选择(低电平有效) ,以便在UART通道B
设备数据总线操作。
UART通道A中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTA被设置为
主动模式和OP2A #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1的INTA被设置为三态模式和OP2A #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
UART通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
IOW #
20
15
I
CSA #
CSB #
INTA
16
17
33
10
11
30
I
I
O
INTB
32
29
O
调制解调器或串行I / O接口
TXA
RXA
13
11
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
RTSA #
36
33
O
3
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
CTSA #
44-PLCC
P
IN
#
40
48-TQFP
P
IN
#
38
T
YPE
I
D
ESCRIPTION
xr
修订版1.1.0
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
DTRA #
DSRA #
37
41
34
39
O
I
CDA #
42
40
I
RIA #
43
41
I
OP2A#
35
32
O
TXB
RXB
14
10
8
4
O
I
RTSB #
CTSB #
27
28
22
23
O
I
DTRB #
DSRB #
38
25
35
20
O
I
国开行#
21
16
I
RIB #
26
21
I
4
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
OP2B#
44-PLCC
P
IN
#
15
48-TQFP
P
IN
#
9
T
YPE
O
D
ESCRIPTION
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
的附属信号,
XTAL1
XTAL2
RESET
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1脉冲在该管脚
重置内部寄存器和所有输出。 UART发送器输出
将逻辑1举行,在接收器输入将被忽略,输出
在复位期间复位。
2.25V至5.5V电源供电。所有的输入都是5V的电压。
电源常见,地面。
无连接。这些引脚内部没有连接。
VCC
GND
北卡罗来纳州
44
22
1, 12, 23,
34
42
17
6, 12, 18,
24, 25, 31,
37, 43
PWR
PWR
-
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
5
xr
2004年10月
XR16L2450
2.25V至5.5V DUART
修订版1.1.0
概述
该XR16L2450 ( L2450 )是一款双通用异步
异步的接收器和发送器( UART ) 。该
XR16L2450是的一个改进版本
ST16C2450具有较低的工作电压及5伏的
宽容的投入。该L2450提供了增强型UART
功能,调制解调器控制接口和数据速率
高达1.5 Mbps的。板载状态寄存器提供
用户错误指示和运行状态。在 -
依赖可编程的波特率发生器
提供选择的发送和接收时钟速率高达
以1.5 Mbps的。内部环回功能使
板载诊断。该L2450可在44-
引脚PLCC和48引脚TQFP封装。该L2450是
制造的先进的CMOS工艺能够
从2.25伏至5.5伏的电源以经营
宽容的5伏的输入。
应用
特点
2.25到5.5伏操作
5伏容限输入
引脚对引脚兼容, Exar的ST16C2450 ,
ST16C2550,
XR16C2850
TQFP封装
XR16L2550,
XR16L2750
和
引脚对引脚兼容TI公司的TL16C752B在48-
2个独立的UART通道
■
■
■
■
■
■
便携式电器
电信网络路由器
以太网路由器
移动数据设备
工厂自动化和过程控制
F
IGURE
1. XR16L2450 B
LOCK
D
IAGRAM
高达1.5 Mbps的数据传输速率为24 MHz的晶振
振荡器或外部时钟频率
1字节的发送FIFO
1字节的接收FIFO ,错误标签
状态寄存器报告
调制解调器控制信号( CTS # , # RTS , DSR # ,
DTR # , RI # , # CD )
可编程的字符长度(5 ,6,7 ,8)
有偶,奇或无奇偶校验
晶体振荡器或外部时钟输入
TTL兼容的输入,输出
工业温度范围
48引脚TQFP和44 - PLCC封装
* 5V容限输入
2.25至5.5伏的VCC
A2:A0
D7:D0
IOR #
IOW #
CSA #
CSB #
INTA
INTB
8位数据
公共汽车
接口
UART通道A
UART
REGS
THR
RHR
调制解调器I / O的
TXA
RXA
RTSA # , CTSA # ,
DTRA # , DSRA # ,
CDA # , RIA # , OP2A #
TXB
RXB
RTSB # , CTSB # ,
DTRB # , DSRB # ,
国开行# , # RIB , OP2B #
XTAL1
XTAL2
BRG
UART通道B
(同通道A )
RESET
晶体振荡器/缓冲器
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
封装引脚说明
引脚说明
N
AME
44-PLCC
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
29
30
31
9
8
7
6
5
4
3
2
24
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
输入/输出读选通(低电平有效) 。下降沿的鼓动
内部读周期和从内部寄存器中检索的数据的字节
所指向的地址线〔A2 : A 0] 。的数据字节被放置在
数据总线,以允许主处理器读它的上升沿。
输入/输出写选通(低电平有效) 。下降沿的鼓动
内部写入周期和上升沿传送的数据字节
数据总线向指向的地址线的内部寄存器。
UART通道A选择(低电平有效) ,使UART通道A中
设备数据总线操作。
UART通道B选择(低电平有效) ,以便在UART通道B
设备数据总线操作。
UART通道A中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTA被设置为
主动模式和OP2A #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1的INTA被设置为三态模式和OP2A #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
UART通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
IOW #
20
15
I
CSA #
CSB #
INTA
16
17
33
10
11
30
I
I
O
INTB
32
29
O
调制解调器或串行I / O接口
TXA
RXA
13
11
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
RTSA #
36
33
O
3
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
CTSA #
44-PLCC
P
IN
#
40
48-TQFP
P
IN
#
38
T
YPE
I
D
ESCRIPTION
xr
修订版1.1.0
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
DTRA #
DSRA #
37
41
34
39
O
I
CDA #
42
40
I
RIA #
43
41
I
OP2A#
35
32
O
TXB
RXB
14
10
8
4
O
I
RTSB #
CTSB #
27
28
22
23
O
I
DTRB #
DSRB #
38
25
35
20
O
I
国开行#
21
16
I
RIB #
26
21
I
4
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
OP2B#
44-PLCC
P
IN
#
15
48-TQFP
P
IN
#
9
T
YPE
O
D
ESCRIPTION
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
的附属信号,
XTAL1
XTAL2
RESET
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1脉冲在该管脚
重置内部寄存器和所有输出。 UART发送器输出
将逻辑1举行,在接收器输入将被忽略,输出
在复位期间复位。
2.25V至5.5V电源供电。所有的输入都是5V的电压。
电源常见,地面。
无连接。这些引脚内部没有连接。
VCC
GND
北卡罗来纳州
44
22
1, 12, 23,
34
42
17
6, 12, 18,
24, 25, 31,
37, 43
PWR
PWR
-
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
5
xr
2005年5月
XR16L2450
2.25V至5.5V DUART
修订版1.1.1
概述
该XR16L2450 ( L2450 )是一款双通用异步
异步的接收器和发送器( UART ) 。该
XR16L2450是的一个改进版本
ST16C2450具有较低的工作电压及5伏的
宽容的投入。该L2450提供了增强型UART
功能,调制解调器控制接口和数据速率
高达1.5 Mbps的。板载状态寄存器提供
用户错误指示和运行状态。在 -
依赖可编程的波特率发生器
提供选择的发送和接收时钟速率高达
以1.5 Mbps的。内部环回功能使
板载诊断。该L2450可在44-
引脚PLCC和48引脚TQFP封装。该L2450是
制造的先进的CMOS工艺能够
从2.25伏至5.5伏的电源以经营
宽容的5伏的输入。
应用
特点
2.25到5.5伏操作
5伏容限输入
引脚对引脚兼容, Exar的ST16C2450 ,
ST16C2550,
XR16C2850
TQFP封装
XR16L2550,
XR16L2750
和
引脚对引脚兼容TI公司的TL16C752B在48-
2个独立的UART通道
■
■
■
■
■
■
便携式电器
电信网络路由器
以太网路由器
移动数据设备
工厂自动化和过程控制
F
IGURE
1. XR16L2450 B
LOCK
D
IAGRAM
高达1.5 Mbps的数据传输速率为24 MHz的晶振
振荡器或外部时钟频率
1字节的发送FIFO
1字节的接收FIFO ,错误标签
状态寄存器报告
调制解调器控制信号( CTS # , # RTS , DSR # ,
DTR # , RI # , # CD )
可编程的字符长度(5 ,6,7 ,8)
有偶,奇或无奇偶校验
晶体振荡器或外部时钟输入
TTL兼容的输入,输出
工业温度范围
48引脚TQFP和44 - PLCC封装
* 5V容限输入
2.25至5.5伏的VCC
A2:A0
D7:D0
IOR #
IOW #
CSA #
CSB #
INTA
INTB
8位数据
公共汽车
接口
UART通道A
UART
REGS
THR
RHR
调制解调器I / O的
TXA
RXA
RTSA # , CTSA # ,
DTRA # , DSRA # ,
CDA # , RIA # , OP2A #
TXB
RXB
RTSB # , CTSB # ,
DTRB # , DSRB # ,
国开行# , # RIB , OP2B #
XTAL1
XTAL2
BRG
UART通道B
(同通道A )
RESET
晶体振荡器/缓冲器
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
xr
修订版1.1.1
XR16L2450
2.25V至5.5V DUART
封装引脚说明
引脚说明
N
AME
44-PLCC
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
29
30
31
9
8
7
6
5
4
3
2
24
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
输入/输出读选通(低电平有效) 。下降沿的鼓动
内部读周期和从内部寄存器中检索的数据的字节
所指向的地址线〔A2 : A 0] 。的数据字节被放置在
数据总线,以允许主处理器读它的上升沿。
输入/输出写选通(低电平有效) 。下降沿的鼓动
内部写入周期和上升沿传送的数据字节
数据总线向指向的地址线的内部寄存器。
UART通道A选择(低电平有效) ,使UART通道A中
设备数据总线操作。
UART通道B选择(低电平有效) ,以便在UART通道B
设备数据总线操作。
UART通道A中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTA被设置为
主动模式和OP2A #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1的INTA被设置为三态模式和OP2A #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
UART通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
IOW #
20
15
I
CSA #
CSB #
INTA
16
17
33
10
11
30
I
I
O
INTB
32
29
O
调制解调器或串行I / O接口
TXA
RXA
13
11
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
RTSA #
36
33
O
3
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
CTSA #
44-PLCC
P
IN
#
40
48-TQFP
P
IN
#
38
T
YPE
I
D
ESCRIPTION
xr
修订版1.1.1
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
DTRA #
DSRA #
37
41
34
39
O
I
CDA #
42
40
I
RIA #
43
41
I
OP2A#
35
32
O
TXB
RXB
14
10
8
4
O
I
RTSB #
CTSB #
27
28
22
23
O
I
DTRB #
DSRB #
38
25
35
20
O
I
国开行#
21
16
I
RIB #
26
21
I
4
xr
修订版1.1.1
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
OP2B#
44-PLCC
P
IN
#
15
48-TQFP
P
IN
#
9
T
YPE
O
D
ESCRIPTION
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
的附属信号,
XTAL1
XTAL2
RESET
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1脉冲在该管脚
重置内部寄存器和所有输出。 UART发送器输出
将逻辑1举行,在接收器输入将被忽略,输出
在复位期间复位。
2.25V至5.5V电源供电。所有的输入都是5V的电压。
电源常见,地面。
无连接。这些引脚内部没有连接。
VCC
GND
北卡罗来纳州
44
22
1, 12, 23,
34
42
17
6, 12, 18,
24, 25, 31,
37, 43
PWR
PWR
-
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
5
xr
2004年10月
XR16L2450
2.25V至5.5V DUART
修订版1.1.0
概述
该XR16L2450 ( L2450 )是一款双通用异步
异步的接收器和发送器( UART ) 。该
XR16L2450是的一个改进版本
ST16C2450具有较低的工作电压及5伏的
宽容的投入。该L2450提供了增强型UART
功能,调制解调器控制接口和数据速率
高达1.5 Mbps的。板载状态寄存器提供
用户错误指示和运行状态。在 -
依赖可编程的波特率发生器
提供选择的发送和接收时钟速率高达
以1.5 Mbps的。内部环回功能使
板载诊断。该L2450可在44-
引脚PLCC和48引脚TQFP封装。该L2450是
制造的先进的CMOS工艺能够
从2.25伏至5.5伏的电源以经营
宽容的5伏的输入。
应用
特点
2.25到5.5伏操作
5伏容限输入
引脚对引脚兼容, Exar的ST16C2450 ,
ST16C2550,
XR16C2850
TQFP封装
XR16L2550,
XR16L2750
和
引脚对引脚兼容TI公司的TL16C752B在48-
2个独立的UART通道
■
■
■
■
■
■
便携式电器
电信网络路由器
以太网路由器
移动数据设备
工厂自动化和过程控制
F
IGURE
1. XR16L2450 B
LOCK
D
IAGRAM
高达1.5 Mbps的数据传输速率为24 MHz的晶振
振荡器或外部时钟频率
1字节的发送FIFO
1字节的接收FIFO ,错误标签
状态寄存器报告
调制解调器控制信号( CTS # , # RTS , DSR # ,
DTR # , RI # , # CD )
可编程的字符长度(5 ,6,7 ,8)
有偶,奇或无奇偶校验
晶体振荡器或外部时钟输入
TTL兼容的输入,输出
工业温度范围
48引脚TQFP和44 - PLCC封装
* 5V容限输入
2.25至5.5伏的VCC
A2:A0
D7:D0
IOR #
IOW #
CSA #
CSB #
INTA
INTB
8位数据
公共汽车
接口
UART通道A
UART
REGS
THR
RHR
调制解调器I / O的
TXA
RXA
RTSA # , CTSA # ,
DTRA # , DSRA # ,
CDA # , RIA # , OP2A #
TXB
RXB
RTSB # , CTSB # ,
DTRB # , DSRB # ,
国开行# , # RIB , OP2B #
XTAL1
XTAL2
BRG
UART通道B
(同通道A )
RESET
晶体振荡器/缓冲器
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
封装引脚说明
引脚说明
N
AME
44-PLCC
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
29
30
31
9
8
7
6
5
4
3
2
24
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
输入/输出读选通(低电平有效) 。下降沿的鼓动
内部读周期和从内部寄存器中检索的数据的字节
所指向的地址线〔A2 : A 0] 。的数据字节被放置在
数据总线,以允许主处理器读它的上升沿。
输入/输出写选通(低电平有效) 。下降沿的鼓动
内部写入周期和上升沿传送的数据字节
数据总线向指向的地址线的内部寄存器。
UART通道A选择(低电平有效) ,使UART通道A中
设备数据总线操作。
UART通道B选择(低电平有效) ,以便在UART通道B
设备数据总线操作。
UART通道A中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTA被设置为
主动模式和OP2A #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1的INTA被设置为三态模式和OP2A #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
UART通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
IOW #
20
15
I
CSA #
CSB #
INTA
16
17
33
10
11
30
I
I
O
INTB
32
29
O
调制解调器或串行I / O接口
TXA
RXA
13
11
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
RTSA #
36
33
O
3
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
CTSA #
44-PLCC
P
IN
#
40
48-TQFP
P
IN
#
38
T
YPE
I
D
ESCRIPTION
xr
修订版1.1.0
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
DTRA #
DSRA #
37
41
34
39
O
I
CDA #
42
40
I
RIA #
43
41
I
OP2A#
35
32
O
TXB
RXB
14
10
8
4
O
I
RTSB #
CTSB #
27
28
22
23
O
I
DTRB #
DSRB #
38
25
35
20
O
I
国开行#
21
16
I
RIB #
26
21
I
4
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
OP2B#
44-PLCC
P
IN
#
15
48-TQFP
P
IN
#
9
T
YPE
O
D
ESCRIPTION
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
的附属信号,
XTAL1
XTAL2
RESET
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1脉冲在该管脚
重置内部寄存器和所有输出。 UART发送器输出
将逻辑1举行,在接收器输入将被忽略,输出
在复位期间复位。
2.25V至5.5V电源供电。所有的输入都是5V的电压。
电源常见,地面。
无连接。这些引脚内部没有连接。
VCC
GND
北卡罗来纳州
44
22
1, 12, 23,
34
42
17
6, 12, 18,
24, 25, 31,
37, 43
PWR
PWR
-
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
5
xr
2004年10月
XR16L2450
2.25V至5.5V DUART
修订版1.1.0
概述
该XR16L2450 ( L2450 )是一款双通用异步
异步的接收器和发送器( UART ) 。该
XR16L2450是的一个改进版本
ST16C2450具有较低的工作电压及5伏的
宽容的投入。该L2450提供了增强型UART
功能,调制解调器控制接口和数据速率
高达1.5 Mbps的。板载状态寄存器提供
用户错误指示和运行状态。在 -
依赖可编程的波特率发生器
提供选择的发送和接收时钟速率高达
以1.5 Mbps的。内部环回功能使
板载诊断。该L2450可在44-
引脚PLCC和48引脚TQFP封装。该L2450是
制造的先进的CMOS工艺能够
从2.25伏至5.5伏的电源以经营
宽容的5伏的输入。
应用
特点
2.25到5.5伏操作
5伏容限输入
引脚对引脚兼容, Exar的ST16C2450 ,
ST16C2550,
XR16C2850
TQFP封装
XR16L2550,
XR16L2750
和
引脚对引脚兼容TI公司的TL16C752B在48-
2个独立的UART通道
■
■
■
■
■
■
便携式电器
电信网络路由器
以太网路由器
移动数据设备
工厂自动化和过程控制
F
IGURE
1. XR16L2450 B
LOCK
D
IAGRAM
高达1.5 Mbps的数据传输速率为24 MHz的晶振
振荡器或外部时钟频率
1字节的发送FIFO
1字节的接收FIFO ,错误标签
状态寄存器报告
调制解调器控制信号( CTS # , # RTS , DSR # ,
DTR # , RI # , # CD )
可编程的字符长度(5 ,6,7 ,8)
有偶,奇或无奇偶校验
晶体振荡器或外部时钟输入
TTL兼容的输入,输出
工业温度范围
48引脚TQFP和44 - PLCC封装
* 5V容限输入
2.25至5.5伏的VCC
A2:A0
D7:D0
IOR #
IOW #
CSA #
CSB #
INTA
INTB
8位数据
公共汽车
接口
UART通道A
UART
REGS
THR
RHR
调制解调器I / O的
TXA
RXA
RTSA # , CTSA # ,
DTRA # , DSRA # ,
CDA # , RIA # , OP2A #
TXB
RXB
RTSB # , CTSB # ,
DTRB # , DSRB # ,
国开行# , # RIB , OP2B #
XTAL1
XTAL2
BRG
UART通道B
(同通道A )
RESET
晶体振荡器/缓冲器
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
封装引脚说明
引脚说明
N
AME
44-PLCC
P
IN
#
48-TQFP
P
IN
#
T
YPE
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
29
30
31
9
8
7
6
5
4
3
2
24
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择接口之一
数据总线传输过程中UART通道A / B NAL寄存器。
IO
数据总线[ 7 : 0 ] (双向) 。
I
输入/输出读选通(低电平有效) 。下降沿的鼓动
内部读周期和从内部寄存器中检索的数据的字节
所指向的地址线〔A2 : A 0] 。的数据字节被放置在
数据总线,以允许主处理器读它的上升沿。
输入/输出写选通(低电平有效) 。下降沿的鼓动
内部写入周期和上升沿传送的数据字节
数据总线向指向的地址线的内部寄存器。
UART通道A选择(低电平有效) ,使UART通道A中
设备数据总线操作。
UART通道B选择(低电平有效) ,以便在UART通道B
设备数据总线操作。
UART通道A中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTA被设置为
主动模式和OP2A #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1的INTA被设置为三态模式和OP2A #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
UART通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。
IOW #
20
15
I
CSA #
CSB #
INTA
16
17
33
10
11
30
I
I
O
INTB
32
29
O
调制解调器或串行I / O接口
TXA
RXA
13
11
7
5
O
I
UART通道发送数据。如果不使用时,将其悬空。
UART通道接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
RTSA #
36
33
O
3
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
CTSA #
44-PLCC
P
IN
#
40
48-TQFP
P
IN
#
38
T
YPE
I
D
ESCRIPTION
xr
修订版1.1.0
UART通道一个明确的发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的一个数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道A的载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
输出端口2通道A - 输出状态是由用户定义,
通过MCR的软件设置, [3]。 INTA被设定为激活模式
和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1的INTA是
设为三态模式和OP2A #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTA输出功能。如果没有用了,离开它
悬空。
UART通道B发送数据。如果不使用时,将其悬空。
UART通道B接收数据。正常接收数据的输入必须在闲置
逻辑1状态。如果不使用,配合其VCC或拉通过其10万高
欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用输出
放。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B数据终端就绪(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道B的数据集就绪(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B载波检测(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
UART通道B环指示器(低电平有效)或通用输入。
这个输入端应连接到VCC时不使用。该输入具有
在UART没有影响。
DTRA #
DSRA #
37
41
34
39
O
I
CDA #
42
40
I
RIA #
43
41
I
OP2A#
35
32
O
TXB
RXB
14
10
8
4
O
I
RTSB #
CTSB #
27
28
22
23
O
I
DTRB #
DSRB #
38
25
35
20
O
I
国开行#
21
16
I
RIB #
26
21
I
4
xr
修订版1.1.0
XR16L2450
2.25V至5.5V DUART
引脚说明
N
AME
OP2B#
44-PLCC
P
IN
#
15
48-TQFP
P
IN
#
9
T
YPE
O
D
ESCRIPTION
输出端口2通道B - 输出状态是由用户定义和
通过MCR的软件设置, [3]。 INTB被设定为激活模式
和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑1。 INTB是
设为三态模式和OP2B #为逻辑1时, MCR [ 3 ]置
至逻辑0 ,该输出将不应该被用作为通用输出否则它
会扰乱INTB输出功能。如果不使用,离开它不整合
连接的。
的附属信号,
XTAL1
XTAL2
RESET
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1脉冲在该管脚
重置内部寄存器和所有输出。 UART发送器输出
将逻辑1举行,在接收器输入将被忽略,输出
在复位期间复位。
2.25V至5.5V电源供电。所有的输入都是5V的电压。
电源常见,地面。
无连接。这些引脚内部没有连接。
VCC
GND
北卡罗来纳州
44
22
1, 12, 23,
34
42
17
6, 12, 18,
24, 25, 31,
37, 43
PWR
PWR
-
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
5