XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
2007年2月
修订版1.0.2
概述
该XR16C2550 ( 2550 )是一款双通道通用
异步接收机和发射机(UART) 。该
XR16C2550是PC16550的改进版本
UART,具有更高的运行速度和更快的访问
次。 2550提供了增强型UART功能
具有16字节FIFO的,调制解调器控制接口,并
数据传输速率达4Mbps 。板载状态寄存器
为用户提供错误指示和
操作状态。系统中断和调制解调器
控制功能可以通过外部软件进行定制
以满足特定用户的需求。独立
率发生器提供可编程的波特率
选择发送和接收时钟速率从50个基点至
4 Mbps的。波特率发生器可配置
对于任何一个晶振或外部时钟输入。内部
环回功能实现车载诊断。该
2550是一个44引脚PLCC和48引脚TQFP封装
包。在2550被制造在一个先进的
CMOS工艺能够运行从2.97伏特到
5.5伏的电源。
应用
特点
2.97伏至5.5伏操作
5伏容限输入
引脚对引脚兼容, Exar的ST16C2450 ,
XR16L2550和XR16L2750
引脚对引脚兼容TI公司的TL16C752B在48-
TQFP封装
脚都XR16C2850 48引脚TQFP封装,但
没有CLK8 / 16 , CLKSEL和HDCNTL输入
2个独立的UART通道
■
■
■
■
■
■
■
便携式电器
电信网络路由器
以太网路由器
移动数据设备
工厂自动化和过程控制
F
IGURE
1. XR16C2550 B
LOCK
D
IAGRAM
高达4 Mbps 64 MHz的外部时钟
高达1.5 Mbps的数据传输速率为24 MHz的晶振
频率
16字节发送FIFO ,以减少带宽
外部CPU的要求
16字节的接收FIFO ,错误标签,以减少
外部CPU的带宽需求
4种可选的接收FIFO中断触发
水平
调制解调器控制信号( CTS # , # RTS , DSR # ,
DTR # , RI # , # CD )
可编程的字符长度(5 ,6,7 ,8)
有偶,奇或无奇偶校验
晶体振荡器或外部时钟输入
48引脚TQFP和44 - PLCC封装
A2:A0
D7:D0
IOR #
IOW #
CSA #
CSB #
INTA
INTB
TXRDYA #
TXRDYB #
RXRDYA #
RDRXYB #
RESET
8位数据
公共汽车
接口
*所有输入都是5V容限
2.97 V至5.5V
GND
UART通道A
UART
REGS
BRG
16字节TX FIFO
TX & RX
16字节RX FIFO
TXB , RXB , DTRB # ,
DSRB # , RTSB # ,
CTSB # ,国开行# , # RIB ,
OP2B#
XTAL1
XTAL2
TXA , RXA , DTRA # ,
DSRA # , RTSA # ,
DTSA # , CDA # , RIA # ,
OP2A#
UART通道B
(同通道A )
晶体振荡器/缓冲器
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
F
IGURE
2. P
IN
O
UT
A
SSIGNMENT
TXRDYA #
DSRA #
CTSA #
修订版1.0.2
VCC
RIA #
CDA #
48
45
43
42
41
40
38
47
46
44
39
37
NC
D4
D3
D2
D1
D0
D5
D6
D7
RXB
RXA
TXRDYB #
TXA
TXB
OP2B#
CSA #
CSB #
NC
1
2
3
4
5
6
7
8
9
10
11
12
15
13
18
19
20
22
16
14
17
21
23
24
36
35
34
33
RESET
DTRB #
DTRA #
RTSA #
OP2A#
RXRDYA #
INTA
INTB
A0
A1
A2
NC
XR16C2550
48引脚TQFP
32
31
30
29
28
27
26
25
RXRDYB #
DSRB #
国开行#
GND
RIB #
RTSB #
CTSB #
XTAL2
XTAL1
IOW #
IOR #
NC
TXRDYA #
DSRA #
41
44
43
42
D5
D6
D7
RXB
RXA
TXRDYB #
TXA
TXB
OP2B#
CSA #
CSB #
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
40
39
38
37
36
35
6
5
4
3
2
1
CTSA #
CDA #
RIA #
VCC
D4
D3
D2
D1
D0
RESET
DTRB #
DTRA #
RTSA #
OP2A#
RXRDYA #
INTA
INTB
XR16C2550
44引脚PLCC
34
33
32
31 A0
30 A1
29 A2
IOW #
RXRDYB #
IOR #
GND
RIB #
RTSB #
订购信息
P
艺术
N
棕土
XR16C2550IJ
XR16C2550IM
P
ACKAGE
44引脚PLCC
48引脚TQFP
O
操作摄像机
T
emperature
R
ANGE
-40 ° C至+ 85°C
-40 ° C至+ 85°C
D
EVICE
S
TATUS
活跃
活跃
2
DSRB #
CTSB #
XTAL1
XTAL2
国开行#
XR16C2550
修订版1.0.2
具有16字节FIFO 2.97V至5.5V DUART
引脚说明
引脚说明
N
AME
40 - PDIP 44 - PLCC 48 - TQFP
T
YPE
P
IN
#
P
IN
#
P
IN
#
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
26
27
28
8
7
6
5
4
3
2
1
21
29
30
31
9
8
7
6
5
4
3
2
24
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择之一
在数据总线交易的UART通道A / B的内部寄存器
化。
数据总线[ 7 : 0 ] (双向) 。
IO
I
输入/输出读选通(低电平有效) 。下降沿鼓动
内部读周期和从内部检索数据字节
寄存器的地址线[ : A0 A2 ]指出。该数据字节
放在数据总线上,以允许主处理器读它的
上升沿。
输入/输出写选通(低电平有效) 。下降沿的鼓动
内部写入周期和上升沿传送的数据字节
数据总线向指向的地址线的内部寄存器。
UART通道A选择(低电平有效) ,使UART通道A中
该设备用于数据总线操作。
UART通道B选择(低电平有效) ,使UART通道B中
该设备用于数据总线操作。
UART通道A中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTA被设置为
主动模式和OP2A #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1的INTA被设置为三态模式和OP2A #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。见MCR [ 3 ] 。
UART通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。见MCR [ 3 ] 。
UART通道A发送器就绪(低电平有效) 。输出亲
国际志愿组织的发送通道A.看到TX FIFO / THR状态
表2中。
如果不使用时,将其悬空。
UART通道A接收器就绪(低电平有效) 。该输出提供
在RX FIFO / RHR状态接收通道A.见
表2中。
如果它是
不使用时,将其悬空。
UART通道B发射准备就绪(低电平有效) 。输出亲
国际志愿组织的发送通道B.看到TX FIFO / THR状态
表2中。
如果不使用时,将其悬空。
IOW #
18
20
15
I
CSA #
CSB #
INTA
14
15
30
16
17
33
10
11
30
I
I
O
INTB
29
32
29
O
TXRDYA #
-
1
43
O
RXRDYA #
-
34
31
O
TXRDYB #
-
12
6
O
3
XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
引脚说明
N
AME
RXRDYB #
40 - PDIP 44 - PLCC 48 - TQFP
T
YPE
P
IN
#
P
IN
#
P
IN
#
-
23
18
O
D
ESCRIPTION
UART通道B接收器就绪(低电平有效) 。该输出提供
对于接收通道B.看到RX FIFO / RHR状态
表2中。
如果它是
不使用时,将其悬空。
修订版1.0.2
调制解调器或串行I / O接口
TXA
RXA
11
10
13
11
7
5
O
I
UART通道发送数据。如果不使用,离开它不整合
连接的。
UART通道接收数据。正常接收数据输入必须闲置
逻辑1状态。如果它没有被使用,其配合到VCC或经由高拉
100K欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道一个明确的发送(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道的一个数据终端就绪(低电平有效)或一般用途
造成输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道A的载波检测(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
输出端口2通道A - 输出状态是由用户定义
并通过MCR的软件设置, [3]。 INTA被设置为有源
模式和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑
1. INTA被设置为三态模式和OP2A #为逻辑1时
MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。此输出不应该
作为一般的输出否则它将扰乱INTA输出功能 -
先进而精湛。如果根本不使用,将其悬空。
UART通道B发送数据。如果不使用,离开它不整合
连接的。
UART通道B接收数据。正常接收数据输入必须闲置
逻辑1状态。如果它没有被使用,其配合到VCC或经由高拉
100K欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道B数据终端就绪(低电平有效)或一般用途
造成输出。如果不使用时,将其悬空。
RTSA #
CTSA #
32
36
36
40
33
38
O
I
DTRA #
DSRA #
33
37
37
41
34
39
O
I
CDA #
38
42
40
I
RIA #
39
43
41
I
OP2A#
31
35
32
O
TXB
RXB
12
9
14
10
8
4
O
I
RTSB #
CTSB #
24
25
27
28
22
23
O
I
DTRB #
34
38
35
O
4
XR16C2550
修订版1.0.2
具有16字节FIFO 2.97V至5.5V DUART
引脚说明
N
AME
DSRB #
40 - PDIP 44 - PLCC 48 - TQFP
T
YPE
P
IN
#
P
IN
#
P
IN
#
22
25
20
I
D
ESCRIPTION
UART通道B数据集就绪(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道B载波检测(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道B环指示器(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
输出端口2通道B - 输出状态是由用户定义的
并通过MCR的软件设置, [3]。 INTB被设置为有源
模式和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑
1. INTB设置为三态模式和OP2B #为逻辑1时
MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。此输出不应该
作为一般的输出否则它将扰乱INTB输出功能 -
先进而精湛。如果不使用时,将其悬空。
国开行#
19
21
16
I
RIB #
23
26
21
I
OP2B#
13
15
9
O
的附属信号,
XTAL1
XTAL2
RESET
16
17
35
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1脉冲在该管脚
重置内部寄存器和所有输出。 UART发送器
输出为逻辑1举行,在接收器输入将被忽略,
输出在复位期间复位(请参见外部复位状态
系统蒸发散) 。
VCC
GND
北卡罗来纳州
40
20
-
44
22
-
42
17
12, 24,
25, 37
PWR 2.97V至5.5V电源供电。所有的输入都是5V的电压。
PWR电源常见,地面。
无连接。
N
OTE
:
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
5
xr
2005年1月
XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
修订版1.0.1
概述
该XR16C2550 ( 2550 )是一款双通道通用
异步接收机和发射机(UART) 。该
XR16C2550是PC16550的改进版本
UART,具有更高的运行速度和更快的访问
次。 2550提供了增强型UART功能
具有16字节FIFO的,调制解调器控制接口,并
数据传输速率达4Mbps 。板载状态寄存器
为用户提供错误指示和
操作状态。系统中断和调制解调器
控制功能可以通过外部软件进行定制
以满足特定用户的需求。独立
率发生器提供可编程的波特率
选择发送和接收时钟速率从50个基点至
4 Mbps的。波特率发生器可配置
对于任何一个晶振或外部时钟输入。内部
环回功能实现车载诊断。该
2550是一个44引脚PLCC和48引脚TQFP封装
包。在2550被制造在一个先进的
CMOS工艺能够运行从2.97伏特到
5.5伏的电源。
应用
特点
2.97伏至5.5伏操作
5伏容限输入
引脚对引脚兼容, Exar的ST16C2450 ,
XR16L2550和XR16L2750
引脚对引脚兼容TI公司的TL16C752B在48-
TQFP封装
脚都XR16C2850 48引脚TQFP封装,但
没有CLK8 / 16 , CLKSEL和HDCNTL输入
2个独立的UART通道
■
■
■
■
■
■
■
便携式电器
电信网络路由器
以太网路由器
移动数据设备
工厂自动化和过程控制
F
IGURE
1. XR16C2550 B
LOCK
D
IAGRAM
高达4 Mbps 64 MHz的外部时钟
高达1.5 Mbps的数据传输速率为24 MHz的晶振
频率
16字节发送FIFO ,以减少带宽
外部CPU的要求
16字节的接收FIFO ,错误标签,以减少
外部CPU的带宽需求
4种可选的接收FIFO中断触发
水平
调制解调器控制信号( CTS # , # RTS , DSR # ,
DTR # , RI # , # CD )
可编程的字符长度(5 ,6,7 ,8)
有偶,奇或无奇偶校验
晶体振荡器或外部时钟输入
48引脚TQFP和44 - PLCC封装
A2:A0
D7:D0
IOR #
IOW #
CSA #
CSB #
INTA
INTB
TXRDYA #
TXRDYB #
RXRDYA #
RDRXYB #
RESET
8位数据
公共汽车
接口
*所有输入都是5V容限
2.97 V至5.5V
GND
UART通道A
UART
REGS
BRG
16字节TX FIFO
TX & RX
16字节RX FIFO
TXB , RXB , DTRB # ,
DSRB # , RTSB # ,
CTSB # ,国开行# , # RIB ,
OP2B#
XTAL1
XTAL2
TXA , RXA , DTRA # ,
DSRA # , RTSA # ,
DTSA # , CDA # , RIA # ,
OP2A#
UART通道B
(同通道A )
晶体振荡器/缓冲器
Exar公司
公司48720加藤道,弗里蒙特CA, 94538
(510) 668-7000
传真( 510 ) 668-7017
www.exar.com
XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
F
IGURE
2. P
IN
O
UT
A
SSIGNMENT
TXRDYA #
DSRA #
CTSA #
xr
修订版1.0.1
VCC
RIA #
CDA #
48
45
43
42
41
40
38
47
46
44
39
37
NC
D4
D3
D2
D1
D0
D5
D6
D7
RXB
RXA
TXRDYB #
TXA
TXB
OP2B#
CSA #
CSB #
NC
1
2
3
4
5
6
7
8
9
10
11
12
15
13
18
19
20
22
16
14
17
21
23
24
36
35
34
33
RESET
DTRB #
DTRA #
RTSA #
OP2A#
RXRDYA #
INTA
INTB
A0
A1
A2
NC
D0
D1
D2
D3
D4
D5
D6
D7
RXB
RXA
TXA
TXB
OP2B#
1
2
3
4
5
6
7
8
40
39
38
37
36
35
34
33
VCC
RIA #
CDA #
DSRA #
CTSA #
RESET
DTRB #
DTRA #
RTSA #
OP2A#
INTA
INTB
A0
A1
A2
CTSB #
RTSB #
RIB #
DSRB #
IOR #
XR16C2550
48引脚TQFP
32
31
30
29
28
27
26
25
9
10
11
12
13
14
15
16
17
18
19
20
XR16C2550IP
32
31
30
29
28
27
26
25
24
23
22
21
RXRDYB #
DSRB #
国开行#
GND
RIB #
RTSB #
TXRDYA #
DSRA #
CTSB #
XTAL2
XTAL1
IOW #
IOR #
CTSA #
NC
CDA #
RIA #
VCC
CSA #
CSB #
XTAL1
39
38
37
36
RESET
DTRB #
DTRA #
RTSA #
OP2A#
RXRDYA #
INTA
INTB
D4
D3
D2
D1
D0
44
43
42
41
40
6
5
4
3
2
1
D5
D6
D7
RXB
RXA
TXRDYB #
TXA
TXB
OP2B#
CSA #
CSB #
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
XTAL2
IOW #
国开行#
GND
XR16C2550
44引脚PLCC
35
34
33
32
31 A0
30 A1
29 A2
IOW #
RXRDYB #
IOR #
GND
RIB #
RTSB #
订购信息
P
艺术
N
棕土
XR16C2550IP
XR16C2550IJ
XR16C2550IM
P
ACKAGE
40引脚PDIP
44引脚PLCC
48引脚TQFP
O
操作摄像机
T
emperature
R
ANGE
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
D
EVICE
S
TATUS
活跃的。看到XR16C2550IM用于新设计。
活跃
活跃
DSRB #
CTSB #
XTAL1
XTAL2
国开行#
2
xr
修订版1.0.1
XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
引脚说明
引脚说明
N
AME
40 - PDIP 44 - PLCC 48 - TQFP
T
YPE
P
IN
#
P
IN
#
P
IN
#
D
ESCRIPTION
数据总线接口
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
IOR #
26
27
28
8
7
6
5
4
3
2
1
21
29
30
31
9
8
7
6
5
4
3
2
24
26
27
28
3
2
1
48
47
46
45
44
19
I
地址数据线[2:0 ] 。这3个地址线选择之一
在数据总线交易的UART通道A / B的内部寄存器
化。
数据总线[ 7 : 0 ] (双向) 。
IO
I
输入/输出读选通(低电平有效) 。下降沿鼓动
内部读周期和从内部检索数据字节
寄存器的地址线[ : A0 A2 ]指出。该数据字节
放在数据总线上,以允许主处理器读它的
上升沿。
输入/输出写选通(低电平有效) 。下降沿的鼓动
内部写入周期和上升沿传送的数据字节
数据总线向指向的地址线的内部寄存器。
UART通道A选择(低电平有效) ,使UART通道A中
该设备用于数据总线操作。
UART通道B选择(低电平有效) ,使UART通道B中
该设备用于数据总线操作。
UART通道A中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTA被设置为
主动模式和OP2A #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1的INTA被设置为三态模式和OP2A #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。见MCR [ 3 ] 。
UART通道B中断输出。该输出状态由定义
用户通过MCR的软件设置, [3]。 INTB被设置为
主动模式和OP2B #输出为逻辑0时, MCR [ 3 ]设定为一个
逻辑1 INTB设置为三态模式和OP2B #为逻辑1
当MCR [ 3 ]被设置为逻辑0 (默认值) 。见MCR [ 3 ] 。
UART通道A发送器就绪(低电平有效) 。输出亲
国际志愿组织的发送通道A.看到TX FIFO / THR状态
表2中。
如果不使用时,将其悬空。
UART通道A接收器就绪(低电平有效) 。该输出提供
在RX FIFO / RHR状态接收通道A.见
表2中。
如果它是
不使用时,将其悬空。
UART通道B发射准备就绪(低电平有效) 。输出亲
国际志愿组织的发送通道B.看到TX FIFO / THR状态
表2中。
如果不使用时,将其悬空。
IOW #
18
20
15
I
CSA #
CSB #
INTA
14
15
30
16
17
33
10
11
30
I
I
O
INTB
29
32
29
O
TXRDYA #
-
1
43
O
RXRDYA #
-
34
31
O
TXRDYB #
-
12
6
O
3
XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
引脚说明
N
AME
RXRDYB #
40 - PDIP 44 - PLCC 48 - TQFP
T
YPE
P
IN
#
P
IN
#
P
IN
#
-
23
18
O
D
ESCRIPTION
xr
修订版1.0.1
UART通道B接收器就绪(低电平有效) 。该输出提供
对于接收通道B.看到RX FIFO / RHR状态
表2中。
如果它是
不使用时,将其悬空。
调制解调器或串行I / O接口
TXA
RXA
11
10
13
11
7
5
O
I
UART通道发送数据。如果不使用,离开它不整合
连接的。
UART通道接收数据。正常接收数据输入必须闲置
逻辑1状态。如果它没有被使用,其配合到VCC或经由高拉
100K欧姆的电阻。
UART通道的请求到发送(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道一个明确的发送(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道的一个数据终端就绪(低电平有效)或一般用途
造成输出。如果不使用时,将其悬空。
UART通道A的数据集就绪(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道A的载波检测(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道的环形指示灯(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
输出端口2通道A - 输出状态是由用户定义
并通过MCR的软件设置, [3]。 INTA被设置为有源
模式和OP2A #输出为逻辑0时, MCR [ 3 ]被设置为逻辑
1. INTA被设置为三态模式和OP2A #为逻辑1时
MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。此输出不应该
作为一般的输出否则它将扰乱INTA输出功能 -
先进而精湛。如果根本不使用,将其悬空。
UART通道B发送数据。如果不使用,离开它不整合
连接的。
UART通道B接收数据。正常接收数据输入必须闲置
逻辑1状态。如果它没有被使用,其配合到VCC或经由高拉
100K欧姆的电阻。
UART通道乙请求到发送(低电平有效)或通用
输出。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道B数据终端就绪(低电平有效)或一般用途
造成输出。如果不使用时,将其悬空。
RTSA #
CTSA #
32
36
36
40
33
38
O
I
DTRA #
DSRA #
33
37
37
41
34
39
O
I
CDA #
38
42
40
I
RIA #
39
43
41
I
OP2A#
31
35
32
O
TXB
RXB
12
9
14
10
8
4
O
I
RTSB #
CTSB #
24
25
27
28
22
23
O
I
DTRB #
34
38
35
O
4
xr
修订版1.0.1
XR16C2550
具有16字节FIFO 2.97V至5.5V DUART
引脚说明
N
AME
DSRB #
40 - PDIP 44 - PLCC 48 - TQFP
T
YPE
P
IN
#
P
IN
#
P
IN
#
22
25
20
I
D
ESCRIPTION
UART通道B数据集就绪(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道B载波检测(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
UART通道B环指示器(低电平有效)或通用
输入。这个输入端应连接到VCC时不使用。这
输入具有在UART没有影响。
输出端口2通道B - 输出状态是由用户定义的
并通过MCR的软件设置, [3]。 INTB被设置为有源
模式和OP2B #输出为逻辑0时, MCR [ 3 ]被设置为逻辑
1. INTB设置为三态模式和OP2B #为逻辑1时
MCR [ 3 ]设置为逻辑0。见MCR [ 3 ] 。此输出不应该
作为一般的输出否则它将扰乱INTB输出功能 -
先进而精湛。如果不使用时,将其悬空。
国开行#
19
21
16
I
RIB #
23
26
21
I
OP2B#
13
15
9
O
的附属信号,
XTAL1
XTAL2
RESET
16
17
35
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1脉冲在该管脚
重置内部寄存器和所有输出。 UART发送器
输出为逻辑1举行,在接收器输入将被忽略,
输出在复位期间复位(请参见外部复位状态
系统蒸发散) 。
VCC
GND
北卡罗来纳州
40
20
-
44
22
-
42
17
12, 24,
25, 37
PWR 2.97V至5.5V电源供电。所有的输入都是5V的电压。
PWR电源常见,地面。
无连接。
N
OTE
:
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
5