X9520
引脚配置
20引脚TSSOP
CSP
1
2
3
4
R
H2
R
W2
R
L2
V3
V3RO
MR
WP
SCL
SDA
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V1/Vcc
V1RO
V2RO
V2
R
L0
R
W0
R
H0
R
H1
R
W1
R
L1
A
B
V2RO
V2
R
W0
V1/Vcc
R
W2
R
L2
V3
WP
SCL
SDA
V1RO
R
L0
R
H0
R
W1
R
H2
V3RO
MR
R
L1
C
R
H1
D
E
V
SS
顶视图 - 向下颠簸
不按比例
引脚说明
TSSOP
1
2
3
4
5
CSP
B3
A3
A4
B4
C3
名字
R
H2
R
w2
R
L2
V3
V3RO
功能
连接终止电阻阵列( 256点击) DCP 2 。
连接到终端相当于机械电位器的DCP 2的“雨刮器” 。
连接到电阻阵列( 256点击) DCP 2的另一端。
V3电压监视输入。 V3是与输入到非反相电压比较器电路。当V3输入电压较高
比V
TRIP3
阈值电压,使得V3RO到高电平的过渡。 V3连接到V
SS
当不使用。
V3复位输出。此开漏输出使得一个过渡到高电平时, V3是大于V
TRIP3
和
变为低电平时, V3是小于VTRIP3 。目前该引脚上没有延迟电路。该V3RO引脚需要使用的
外部的“拉”电阻。
手动复位。 MR是TTL电平兼容的输入。拉动MR引脚有效(高)启动复位周期的V1RO
引脚( V1 / VCC RESET输出引脚) 。 V1RO仍将维持高位的时间t
PURST
MR之后又恢复到它的正常LOW
状态。复位时间可以使用的比特POR1和POR0在CONSTAT寄存器选择。 MR引脚要求
使用外部“下拉”电阻。
写保护控制引脚。 WP引脚为TTL电平兼容的输入。当保持高电平,写保护功能。在
启用状态时,此引脚阻止所有非挥发性的“写”操作。此外,当写保护已启用,
该设备块锁定功能处于活动状态(即块锁位是不是[ 0,0 ] ) ,则没有“写” (易失性或非易失性)
操作所用的设备来执行(包括任何的综合数字控制抽头位置
电位器(应课税品许可证) 。 WP引脚使用一个内部的“下拉”电阻,因此,如果悬空的写保护
功能被禁用。
串行时钟。这是一个用于控制数据输入和输出的串行总线的定时的TTL电平兼容的输入引脚。
串行数据。 SDA是用于将数据传输进和流出所述装置的双向TTL电平兼容的管脚。在SDA
引脚输入缓冲器总是激活(不选通) 。该引脚需要一个外部上拉电阻。
地面上。
连接到电阻的另一端为( 100点击) DCP 1 。
连接到终端等效于一个机械电位器DCP 1的“雨刮器” 。
连接终止电阻阵列( 100点击) DCP 1 。
连接终止电阻阵列的( 64点击)数控电位器( DCP ) 0 。
连接到终端相当于机械电位为0 DCP的“雨刮器” 。
连接到电阻器阵列( 64抽头)的DCP 0的另一端。
V2电压监视输入。 V2是输入到非反相电压比较器电路。当V2输入大于
比V
TRIP2
阈值电压,使得V2RO到高电平的过渡。 V2连接到V
SS
当不使用。
6
D3
MR
7
C4
WP
8
9
10
11
12
13
14
15
16
17
D4
E4
E1
E3
E2
D1
D2
C1
C2
B1
SCL
SDA
VSS
R
L1
R
w1
R
H1
R
H0
R
W0
R
L0
V2
3
FN8206.1
2006年1月3日