A
PPLICATION
N
OTES和
D
才有发展
S
变体系
A V A I L A B L E
AN10
X84041
AN17 AN57 XK84
4K
X84041
微型端口节电器ê
2
舞会
MPS
E
2
舞会
特点
直接连接到百万分之一
-Eliminates I / O端口要求
-No界面胶合逻辑要求
-Eliminates需要并行到串行转换器
3.3Mbps的数据传输速率
低功耗CMOS
-2.7V至5.5V的操作
-Standby电流小于50
A
-active电流小于1mA
为45nS读取访问时间
8字节页写模式
典型的非易失性写周期时间:5ms
高可靠性
-100,000耐力周期
-Guaranteed数据保存:100年
8引脚PDIP , 8引脚SOIC和
14引脚TSSOP封装
描述
该X84041微型端口保护程序是一个4096位的CMOS
E
2
PROM的设计的直接接口,端口受限
微控制器和I / O受限的微处理器设计。
该X84041提供所有的串行memo-的好处
里斯,如低成本,低功率,低电压运行,
和小封装尺寸,同时具有较高的数据
传输速率,并减少接口代码要求 -
无需专用的串行总线。该X84041
被组织成512 ×8 ,但也适用于16位或
32位环境中,由于该位串行特性
界面。
该X84041直接连接到处理器总线和
上通信使用的序列的单根数据线
标准总线的读取和写入操作。此消除
止数据需要专用的端口引脚,并行到串行
转换器,复杂的ASIC实现中,或其他
胶合逻辑,降低系统的成本。
框图
WP
8
7
X84041
6
5
VCC
NC
OE
WE
2704 ILL F01.2
引脚配置
DIP / SOIC
CE
I / O
WP
VSS
1
2
3
4
H.V. GENERATION
定时控制&
CE
OE
WE
I / O
命令
解码
和
控制
逻辑
X
DEC
EEPROM
ARRAY
512 x 8
TSSOP
CE
I / O
NC
NC
NC
WP
V
SS
1
2
3
5
6
7
14
13
12
10
9
8
V
CC
NC
NC
NC
NC
OE
WE
2704 ILL F02a.1
解码
数据寄存器
2704 ILL F02
4
X84041
11
引脚名称
I / O
CE
OE
WE
WP
V
CC
V
SS
NC
数据输入/输出
芯片使能输入
输出使能输入
写使能输入
写保护输入
电源电压
地
无连接
2704 PGM T01
Xicor公司,公司1994年, 1995年, 1996年专利待定
2704-4.4 96年6月12日T3 / C1 / D0 NS
1
特性如有变更,恕不另行通知
X84041
一个写保护( WP )引脚提供了硬件保障
防止意外写入内存。
Xicor公司ê
2
PROM的设计和测试应用
系统蒸发散需要延长的续航能力。固有的数据重新
张力大于100年。
引脚说明
芯片使能( CE )
该芯片使能输入必须为低电平,使所有的读/
写操作。当
CE
为高电平时,该芯片是dese-
lected ,在I / O引脚处于高阻抗状态,
除非非易失性写入操作过程中,系统
X84041处于待机电源模式。
输出使能( OE )
输出使能输入必须为低电平,使
输出缓冲器,并从上所述X84041读数据
I / O线。
写使能( WE)
写使能输入必须为低电平写入任何数据
或命令序列的X84041 。
数据输入/输出( I / O)
数据和命令序列连续写入或
从通过I / O引脚的X84041连续读取。
写保护( WP )
当写保护输入端为低电平,非易失性写入
到X84041被禁用。当
WP
为高电平时,所有的
功能,包括非易失性写入,正常运转。
如果非易失性写周期正在进行中,
WP
走出低
将对周期已经在进行中没有任何影响,但
将抑制任何额外的非易失性写周期。
设备操作
该X84041是一种串行512 ×8位ê
2
PROM设计
直接与大多数微处理器总线接口。标
DARD
CE, OE ,
和
WE
信号控制读出和写入
操作,以及一个单个升/ O线,用于发送和
接收数据和命令串联。
数据时序
在L / O线上的数据输入锁存的上升沿
或
WE
or
CE,
以先到为准。在数据输出
在L / O线,只要是活跃既
OE
和
CE
是低的。
应注意,以确保
WE
和
OE
是
永远都为低,而
CE
是低的。
阅读顺序
读序列由发送一个16位地址
随后数据读出串联。的地址是
书面发出16个独立的写周期( WE和
CE
低,
OE
高) ,而无需一个读周期的部分BE-
吐温写周期。该地址被连续地送出,最
第一显著位,在I / O线。注意,这
序列是完全静态的,没有特别的时间限制条
系统蒸发散,并且处理器可以自由地在执行其他任务
公交每当X84041
CE
引脚为高电平。一旦
16位地址位被发送,一个字节的数据可以被读出上
通过发出8个独立的读周期的I / O线( OE和
CE
低,
WE
HIGH ) 。在这一点上,发出复位
序列将终止读取序列,否则
该X84041将等待进一步读入顺序
阅读模式。
顺序读取
字节地址自动递增到
每个数据字节后下一个较高地址被读出。该
在接下来的地址存储在存储器中的数据可以是
通过继续发出读周期依次读出。
当最高地址达到( $ 1FF ) ,这种吸附
礼服计数器计满返回到地址$ 000阅读
可以无限期地继续下去。
复位过程
复位序列复位X84041并设置
内部写使能锁存器。复位序列可以发送
在任何时候通过执行一个读出/写入“ 0”/读SE-
quence (参见图1和图2)。这个顺序打破了
这通常是多读或写周期序列
读取或写入到该部分时使用。这
序列可用于在任何时间中断或结束
连续读取或页面加载。只要写“0”
循环结束后,该部分被复位(除非非易失性
写周期正在进行中) 。第二个读周期在这
顺序,而任何进一步的读周期,将读到一个高
在L / O引脚,直到一个有效的读取顺序发出。该
必须在两者的开始发出复位序列
读写顺序,以确保该X84041
发起这些操作正常。
2
X84041
图1.读序列
CE
OE
WE
I / O ( IN)
"0"
X
X X X X X
X A8
A7 A6 A5 A4 A3 A2 A1 A0
I / O (输出)
RESET
加载地址
D7 D6 D5 D4 D3 D2 D1 D0
读数据
2704 ILL F03
写序
一种非易失性写入序列由发送一个复位
序列,一个16位的地址(其中前7是不
管它) ,最多8个字节的数据,然后一个特殊的“开始
非易失性写周期“的命令序列。复位
序列第一发出(如在复位描述
序列部分)来设置内部写使能锁存器。
该地址是由发卡16分开串行写入
写周期( WE和
CE
低,
OE
高)的一部分
没有任何读取写入之间的周期。这种吸附
衣服是串行发送,最显著位第一,在L / O
引脚。多达8个字节的数据被写入通过发出任一
8 , 16 , 24 , 32 , 40 , 48 , 56 ,或64个独立的写周期。
同样,没有读周期允许写操作之间。该
非易失性写周期是通过发出一个特殊发起
读/写“1”/读序列。该网络第一个读周期结束
页面加载,然后写“1 ”,后面的读取启动
非易失性写周期。该X84041识别8
字节的页开始的地址XXXXXX000 。当
将数据发送到所述部分,试图超过上
在网页的地址将导致地址计数器
“缠绕绕”到第一个地址的页上,
其中,数据加载可以继续。出于这个原因, send-
荷兰国际集团超过64个连续数据位,将导致在
覆盖以前的数据。非易失性写周期
如果部分或不完整的写入顺序是无法启动
发行。内部写使能锁存器复位时,
非易失性写周期完成,以防止不经意
耳鼻喉科写道。注意,该序列是完全静态的,没有
特殊的时间限制。该处理器是免费的
在总线上执行其它任务时,芯片
使能引脚( CE )为高。
非易失性写状态
的非易失性写周期中的状态可以被确定
在任何时候,只需读取L / O引脚的状态
该X84041 。该引脚读出时
OE
和
CE
低
和
WE
为HIGH 。在一个非易失性写周期中的升/
O引脚为低电平。当非易失性写周期是
完成后, L / O引脚变为高电平。可以在复位序列
同样在一个非易失性写周期与发
相同的结果: I / O是低电平,只要一个非易失性写
周期正在进行中,并且升/ O为高电平时nonvola-
瓦片写周期完成。
3
X84041
绝对最大额定值*
在偏压温度.................. -65 ° C至+ 135°C的
存储温度....................... -65 ° C至+ 150°C
与端电压
对于V
SS .......................................
-1V至+ 7V
直流输出电流............................................... 5毫安
引线温度(焊接, 10秒) ...... 300℃
* COMMENT
注意,超出上述绝对最大的“上市
“,可能对器件造成永久性损坏。
这是一个额定值只和功能操作
该设备在这些或以上的任何其他条件的
在此试样的业务部门的指示
科幻阳离子是不是暗示。暴露在绝对最大
额定值条件下工作会影响器件
可靠性。
电源电压
X84041
X84041 – 3
X84041 – 2.7
请联系工厂。
推荐工作条件
温度
广告
产业
分钟。
0°C
–40°C
马克斯。
+70°C
+85°C
2704 PGM T02.2
范围
5V
±10%
3V
±10%
2.7V至5.5V
2704 PGM T03.2
直流工作特性(V
CC
= 5V
±
10%)
(在推荐的工作条件,除非另有规定编)
范围
符号
I
CC1
I
CC2
I
SB
I
LI
I
LO
V
lL
(1)
V
IH
(1)
V
OL
V
OH
参数
V
CC
电源电流(读出)
V
CC
电源电流(写)
V
CC
待机电流
输入漏电流
输出漏电流
输入低电压
输入高电压
输出低电压
输出高电压
分钟。
马克斯。
1
3
50
10
10
V
CC
x 0.3
V
CC
+ 0.5
0.4
单位
mA
mA
A
A
A
V
V
V
V
测试条件
OE
= V
IL
,
WE
= V
IH
,
I / O =打开,
CE
时钟为2MHz @
I
CC
在非易失性写周期
所有输入的CMOS电平
CE
= V
CC
,其它输入= V
CC
或V
SS
V
CC
= 5V
±10%
V
IN
= V
SS
到V
CC
V
OUT
= V
SS
到V
CC
–1
V
CC
x 0.7
V
CC
– 0.8
I
OL
= 2.1毫安,V
CC
= 5V
±10%
I
OH
= -1mA ,V
CC
= 5V
±10%
2704 PGM T04.3
注意事项:
(1) V
IL
分钟。和V
IH
最大。仅供参考,未经测试。
5