X4283, X4285
128K , 16K ×8位
数据表
2005年3月29日
FN8121.0
CPU监控器, 128K EEPROM
特点
可选的看门狗定时器
低V
CC
检测和复位断言
- 四个标准的复位阈值电压
- 调整低V
CC
使用复位阈值电压
特殊的编程序列
- 复位信号有效到V
CC
= 1V
低功耗CMOS
- & LT ;最大20μA的待机电流,在看门狗
- & LT ; 1μA待机电流,看门狗关闭
-3mA有功电流
EEPROM的128Kbits
-64字节页写模式
- 自定时写周期
-5ms写周期时间(典型值)
内置无意写保护
- 电源升/掉电保护电路
-protect 0 , 1/4,1/2 ,所有或64 ,128, 256或512
EEPROM阵列,可编程字节
锁座
保护
400kHz的2线接口
2.7V至5.5V电源工作
可用的软件包
-8引脚SOIC
-8引脚TSSOP
描述
在X4283 / 85 ,将四个常用功能,
上电复位控制,看门狗定时器,电源
电压监控和块锁保护串行
EEPROM存储器在一个封装中。这种组合
降低了系统成本,减少电路板空间要求
ments ,并增加可靠性。
通电的设备激活上电
复位电路持有RESET / RESET信号的
一段时间。这允许电源和振荡器
器,以稳定之前,处理器可以执行代码。
看门狗定时器提供了一个独立的保护
化机制的微控制器。当微
控制器无法可选择的范围内重新启动定时器
超时间隔时,设备激活
RESET / RESET信号。在用户选择的时间间隔
从三个预设值。一旦选定,该间隔
不发生变化,即使在循环的功率之后。
该器件的低V
CC
检测电路保护
用户从低电压条件下的系统,复位
该系统当V
CC
下降到低于设定的最小V
CC
跳闸点。 RESET / RESET是断言,直到V
CC
回报
以正确的经营水平和稳定。四大产业
标准VTRIP阈值是可用的,但是,间
SIL独特的电路允许的门槛要重现
编程,以满足定制要求,或到FI NE-调
门槛要求较高的精密应用。
框图
看门狗转型
探测器
WP
数据
注册
命令
解码&
控制
逻辑
V
CC
门槛
复位逻辑
块锁控制
保护逻辑
状态
注册
EEPROM阵列
8KB的4K 4K位
RESET ( X4283 )
RESET ( X4285 )
看门狗
定时器的复位
SDA
SCL
S0
S1
重置&
看门狗
时基
V
CC
V
旅
+
-
上电和
低电压
RESET
GENERATION
KB =千字节
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-352-6832
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2005.版权所有
提及的所有其他商标均为其各自所有者的财产。
X4283, X4285
所述装置的存储器部分是CMOS串行
EEPROM阵列与Intersil的块锁保护。
该阵列内部组织为每页64字节。
该器件具有一个2线接口和软件
协议允许在一个2线总线操作。
引脚配置
8引脚SOIC JEDEC
S
0
S
1
RST / RST
V
SS
1
2
3
4
8
7
6
5
V
CC
WP
SCL
SDA
8引脚TSSOP
WP
V
CC
S
0
S
1
1
2
3
4
8
7
6
5
SCL
SDA
V
SS
RST / RST
引脚说明
针
( SOIC )
1
2
3
针
( TSSOP )
3
4
5
名字
S
0
S
1
复位/
设备选择输入
设备选择输入
功能
RESET
复位输出。
RESET / RESET是一个活跃的低/高,开漏输出,
变为有效,每当V
CC
低于最小V
CC
层次感。它仍将AC-
略去直至V
CC
上升到高于最小V
CC
层次感的250毫秒。 RESET / RESET
变为有效,如果看门狗定时器使能和SDA保持为高电平或低电平
比选择看门狗超时周期较长。下降沿的SDA ,而
SCL为高电平时,复位看门狗定时器。 RESET / RESET变为有效上电
并保持有效250ms的供电稳定后。
地
串行数据。
SDA是用于将数据传输进和流出的双向销
装置。它有一个漏极开路输出,可以有线或运算与其它漏极开路或
集电极开路输出。该引脚需要一个上拉电阻和输入缓冲器是AL-
如何有效(不选通) 。
看门狗输入。
一个高电平到低电平的跳变的SDA (当SCL为高电平)重新启动
看门狗定时器。由于没有高到监视范围内低的跳变
超时周期导致RESET / RESET去激活。
串行时钟。
串行时钟控制数据输入和输出的串行总线时序。
写保护。
配合使用WPEN位可湿性粉剂高阻止写入
控制寄存器。
电源电压
4
5
6
7
V
SS
SDA
6
7
8
8
1
2
SCL
WP
V
CC
2
FN8121.0
2005年3月29日
X4283, X4285
操作原理
上电复位
电源X4283的应用/ 85激活
上电复位电路,拉RESET / RESET
引脚有效。这个信号提供了几个好处。
- 它可以防止系统微处理器启动
操作与insuf网络cient电压。
- 它可以防止处理器运行前向台站
bilization振荡器。
- 它可以让时间FPGA来下载它的配置网络连接gura-
用前,该电路的初始化。
- 它可以防止通信的EEPROM ,大大
减少加电数据损坏的可能性
了。
当V
CC
超过该设备V
旅
阈值
为
200ms
(标称)
该
电路
发布
RESET / RESET使系统开始操作
化。
低电压监测
在操作期间, X4283 / 85的显示器在V
CC
水平
并断言RESET / RESET ,如果电源电压下降
低于预设的最小V
旅
。在RESET / RESET
信号阻止微处理器从在操作
电源故障或掉电条件。在RESET / RESET
信号保持有效,直到电压低于1V 。
它也仍然有效,直到V
CC
退货和超过
V
旅
为200毫秒。
看门狗定时器
看门狗定时器电路监控microproces-
通过监视SDA和SCL引脚SOR活动。该
微处理器必须切换SDA引脚为高电平
LOW周期性,当SCL为高电平(这是一个起始位)
之前的看门狗时间到期了期
防止RESET / RESET信号。两个非国家
在状态波动的控制位决定
看门狗定时器周期。微处理器可以
改变这些看门狗位,或者它们可以被“锁定”
通过把WP引脚为高电平。
EEPROM意外写保护
当RESET / RESET变为活跃的低结果
电压条件或看门狗定时器超时,任何
正在进行中的通信被终止。而
RESET / RESET处于激活状态,没有新的通信是
允许并没有非易失性写入操作可以开始。
正在进行中的非易失性写入时, RESET / RESET
去主动允许网络光洁度。
附加的保护机制被提供以
内存块的锁和写保护( WP )引脚。
这些在本文档的其它地方讨论。
V
CC
阈值复位程序
在X4283 / 85出厂时标准的V
CC
阈值
旧(V
旅
)的电压。该值不会改变过
正常操作和储存条件。但是,在
应用中,标准的V
旅
不完全
右,或如果更高的精度,需要在V
旅
值时, X4283 / 85的阈值可以被调整。该
以下步骤进行说明,并且使用应用程序
化非易失性的控制信号。
图1.设置V
旅
等级序列(V
CC
=期望V
旅
值WEL位设置)
WP
V
P
= 12-15V
0 1 2 3 4 5 6 7
SCL
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
SDA
A0h
00h
01h
00h
3
FN8121.0
2005年3月29日
X4283, X4285
设置V
旅
电压
这个过程是用来设置在V
旅
到更高或
较低的电压值。以重置跳闸有必要
设置新值前点。
要设置新的V
旅
电压,通过设置WEL开始
在控制寄存器位,然后应用所需的V
旅
阈值电压在V
CC
引脚和编程
电压,V
P
,在WP引脚和2个字节的地址和1
的“00”的数据字节。止损位下一次有效的写
操作启动V
旅
编程序列。
把WP LOW完成操作。
重置V
旅
电压
这个过程是用来设置在V
旅
到“本土”
电压电平。例如,如果当前的V
旅
是4.4V
和新的V
旅
必须是4.0V ,则在V
旅
必须
被复位。当V
旅
被复位时,新的V
旅
是某处
事情小于1.7V 。这个过程必须使用
设置电压到一个较低的值。
要重置的新V
旅
电压通过设置启动
在控制寄存器WEL位,申请V
CC
和亲
编程电压,V
P
,在WP引脚和2个字节
地址与“ 00 ”的数据字节。一个有效的停止位
写操作启动V
旅
程序设计
序列。把WP LOW完成操作。
图2.复位V
旅
等级序列(V
CC
> 3V 。 WP = 12-15V , WEL位设置)
WP
V
P
= 12-15V
0 1 2 3 4 5 6 7
SCL
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
SDA
A0h
00h
03h
00h
图3. V
旅
复位电路
V
P
SOIC
4.7K
RESET
V
旅
ADJ 。
1
2
3
4
X4283
8
7
6
5
RUN
SCL
SDA
调整
C
4
FN8121.0
2005年3月29日
X4283, X4285
图4. V
旅
编程序列
V
旅
程序设计
执行
复位V
旅
顺序
集V
CC
= V
CC
应用=
期望中的V
旅
新的V
CC
应用=
老V
CC
应用+错误
执行
集V
旅
顺序
新的V
CC
应用=
老V
CC
应用 - 错误
适用于5V至V
CC
执行
复位V
旅
顺序
递减V
CC
(V
CC
= V
CC
- 为50mV )
NO
复位引脚
变为有效?
是的
错误
≤
-Emax
错误
≥
EMAX
测得V
旅
-
期望中的V
旅
-Emax <错误<的Emax
DONE
EMAX =最大允许V
旅
错误
控制寄存器
控制寄存器为用户提供了一种机制,
改变的块锁和看门狗定时器设定
Tings的。该块锁定和看门狗定时器位
非易失性的,当动力是不改变
删除。
控制寄存器地址FFFFh时访问。它
只能是作案网络版通过执行字节写操作
直接重刑寄存器,只有一个地址
数据字节被允许对每个寄存器的写操作。
在此之前写入控制寄存器的WEL和
RWEL位必须使用两步法进行设置,以
整个序列,需要3个步骤。见"Writing到
下面的控制Register" 。
发送该字节到后,用户必须发出一个停止
寄存器来启动非易失性周期,其存储
WD1 , WD0 , BP2 , BP1和BP0 。在X4283 / 85的意志
不承认后的第一次写入的任何数据字节
字节输入。
5
FN8121.0
2005年3月29日
初步信息
128K
X4283/85
CPU监控器, 128K EEPROM
描述
16K ×8位
特点
可选的看门狗定时器
低V
CC
检测和复位断言
- 四个标准的复位阈值电压
- 调整低V
CC
使用复位阈值电压
特殊的编程序列
- 复位信号有效到V
CC
= 1V
低功耗CMOS
- & LT ;最大20μA的待机电流,在看门狗
- & LT ; 1μA待机电流,看门狗关闭
-3mA有功电流
EEPROM的128Kbits
-64字节页写模式
- 自定时写周期
-5ms写周期时间(典型值)
内置无意写保护
- 电源升/掉电保护电路
-protect 0 , 1/4,1/2 ,所有或64 ,128, 256或512
EEPROM阵列,可编程字节
锁座
保护
400kHz的2线接口
2.7V至5.5V电源工作
可用的软件包
-8引脚SOIC
-8引脚TSSOP
框图
看门狗转型
探测器
WP
数据
注册
命令
解码&
控制
逻辑
V
CC
门槛
复位逻辑
块锁控制
保护逻辑
在X4283 / 85 ,将四个常用功能,
上电复位控制,看门狗定时器,电源电压
年龄监督和块锁保护串行
EEPROM存储器在一个封装中。这种组合
降低了系统成本,减少电路板空间要求
ments ,并增加可靠性。
通电的设备激活电源
复位电路持有RESET / RESET信号的
一段时间。这允许电源和振荡器
器,以稳定之前,处理器可以执行代码。
看门狗定时器提供了一个独立的保护
化机制的微控制器。当微
控制器无法可选择的范围内重新启动定时器
超时时间间隔,所述装置激活RESET /
RESET信号。用户选择从三个间隔
预设值。一旦选定,间隔不
改变,甚至重新上电后。
该器件的低V
CC
检测电路保护
用户从低电压条件下的系统,复位
该系统当V
CC
下降到低于设定的最小V
CC
跳闸点。 RESET / RESET是断言,直到V
CC
回报
以正确的经营水平和稳定。四大产业
看门狗
定时器的复位
SDA
状态
注册
EEPROM阵列
8KB的4K 4K位
RESET ( X4283 )
RESET ( X4285 )
SCL
S0
S1
重置&
看门狗
时基
V
CC
V
旅
+
-
电源和
低电压
RESET
GENERATION
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
1 22
X4283 / 85 - 初步信息
标准VTRIP阈值可供选择,然而, Xicor公司
独特的电路允许的阈值进行再编程
以满足定制要求或到FI NE-调整阈值
老于要求较高的精密应用。
所述装置的存储器部分是CMOS串行
EEPROM阵列Xicor公司块锁保护。该
阵列内部组织为每页64字节。该
器件具有2线接口和软件原型
山坳允许在一个2线总线操作。
引脚配置
8引脚SOIC JEDEC
S
0
S
1
RST / RST
V
SS
1
2
3
4
8
7
6
5
V
CC
WP
SCL
SDA
8引脚TSSOP
WP
V
CC
S
0
S
1
1
2
3
4
8
7
6
5
SCL
SDA
V
SS
RST / RST
引脚说明
针
( SOIC )
1
2
3
针
( TSSOP )
3
4
5
名字
S
0
S
1
复位/
设备选择输入
设备选择输入
功能
RESET
复位输出
。 RESET / RESET是一个活跃的低/高,开漏输出,
变为有效,每当V
CC
低于最小V
CC
层次感。这将保持
活动状态,直到V
CC
上升到高于最小V
CC
层次感的250毫秒。 RESET /
RESET变为有效,如果看门狗定时器使能和SDA仍任
高或低长于可选择看门狗超时周期。下降沿
在SDA , SCL时为高电平,复位看门狗定时器。 RESET / RESET变
活跃在电和保持有效250ms的供电稳定后。
地
串行数据。
SDA是用于将数据传输进和流出的双向销
装置。它有一个漏极开路输出,可以有线或运算与其它漏极开路
或集电极开路输出。该引脚需要上拉电阻与输入缓冲器
始终处于活动状态(没有门) 。
看门狗输入。
一个高电平到低电平的跳变的SDA (当SCL为高电平)重新启动
看门狗定时器。由于没有高到监视范围内低的跳变
超时周期导致RESET / RESET去激活。
串行时钟。
串行时钟控制数据输入和输出的串行总线时序。
写保护。
配合使用WPEN位可湿性粉剂高阻止写入
控制寄存器。
电源电压
4
5
6
7
V
SS
SDA
6
7
8
8
1
2
SCL
WP
V
CC
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
2 22
X4283 / 85 - 初步信息
操作原理
上电复位
电源X4283 / 85的应用程序激活电源
上电复位电路,拉一下RESET / RESET引脚
活跃的。这个信号提供了几个好处科幻TS 。
- 它可以防止系统微处理器启动
操作与insuf网络cient电压。
- 它可以防止处理器运行前向台站
bilization振荡器。
- 它可以让时间FPGA来下载它的配置网络连接gura-
用前,该电路的初始化。
- 它可以防止通信的EEPROM ,大大
降低数据损坏的上电的可能性。
当V
CC
超过该设备V
旅
阈值
为200毫秒(标称值)的电路释放RESET /
RESET使系统开始运转。
低电压监测
在操作期间, X4283 / 85的显示器在V
CC
水平
并断言RESET / RESET ,如果电源电压下降
低于预设的最小V
旅
。在RESET / RESET
信号阻止微处理器从在操作
电源故障或掉电条件。在RESET / RESET
信号保持有效,直到电压低于1V 。
它也仍然有效,直到V
CC
退货和超过
V
旅
为200毫秒。
看门狗定时器
看门狗定时器电路监控microproces-
通过监视SDA和SCL引脚SOR活动。该
微处理器必须切换SDA引脚为高电平到低电平
V
CC
阈值复位程序
在X4283 / 85出厂时标准的V
CC
阈值
旧(V
旅
)的电压。这个值将随着去甲不会改变
MAL操作和储存条件。但是,在
应用中,标准的V
旅
不完全
右,或如果更高的精度,需要在V
旅
值时, X4283 / 85的阈值可以被调整。该
以下步骤进行说明,并使用该应用程序
的非易失性的控制信号。
周期性的,当SCL为高电平(这是一个起始位)之前
对看门狗时间到期了期预
发泄RESET / RESET信号。两个nonvola-状态
在状态寄存器瓷砖控制位确定
看门狗定时器周期。微处理器可以改变
这些看门狗位,或者它们可以被“锁定”通过捆扎
在WP引脚为高电平。
EEPROM意外写保护
当RESET / RESET变为活跃的低结果
电压条件或看门狗定时器超时,任何IN-
进度通信被终止。而
RESET / RESET处于激活状态,没有新的通信是
允许并没有非易失性写入操作可以开始。
正在进行中的非易失性写入时, RESET / RESET
去主动允许网络光洁度。
附加的保护机制被提供以
内存块的锁和写保护( WP )引脚。
这些在本文档的其它地方讨论。
图1.设置V
旅
等级序列(V
CC
=期望V
旅
值WEL位设置)
V
P
= 12-15V
WP
0 1 2 3 4 5 6 7
SCL
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
SDA
A0h
00h
01h
00h
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
3 22
X4283 / 85 - 初步信息
设置V
旅
电压
这个过程是用来设置在V
旅
到更高或
较低的电压值。以重置跳闸有必要
设置新值前点。
要设置新的V
旅
电压,通过设置WEL开始
在控制寄存器位,然后应用所需的V
旅
阈值电压在V
CC
引脚和编程
电压,V
P
,在WP引脚和2个字节的地址和1
的“00”的数据字节。止损位下一次有效的写
操作启动V
旅
编程序列。
把WP LOW完成操作。
重置V
旅
电压
这个过程是用来设置在V
旅
到“本土”
电压电平。例如,如果当前的V
旅
是4.4V
和新的V
旅
必须是4.0V ,则在V
旅
必须
被复位。当V
旅
被复位时,新的V
旅
是某处
事情小于1.7V 。这个过程必须使用
设置电压到一个较低的值。
要重置的新V
旅
电压设置WEL开始
控制寄存器位,申请V
CC
和编程
明电压,V
P
,在WP引脚和2个字节的地址,
1字节的“00”数据。一个有效的写操作的停止位
化启动V
旅
编程序列。带
WP LOW完成操作。
图2.复位V
旅
等级序列(V
CC
> 3V 。 WP = 12-15V , WEL位设置)
WP
V
P
= 12-15V
0 1 2 3 4 5 6 7
SCL
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
SDA
A0h
00h
03h
00h
图3. V
旅
复位电路
V
P
SOIC
4.7K
RESET
V
旅
ADJ 。
1
2
3
4
X4283
8
7
6
5
RUN
SCL
SDA
调整
C
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
4 22
X4283 / 85 - 初步信息
图4. V
旅
编程序列
V
旅
程序设计
执行
复位V
旅
顺序
集V
CC
= V
CC
应用=
期望中的V
旅
新的V
CC
应用=
老V
CC
应用+错误
执行
集V
旅
顺序
新的V
CC
应用=
老V
CC
应用 - 错误
适用于5V至V
CC
执行
复位V
旅
顺序
递减V
CC
(V
CC
= V
CC
- 为50mV )
NO
复位引脚
变为有效?
是的
错误
≤
-Emax
错误
≥
EMAX
测得V
旅
-
期望中的V
旅
-Emax <错误<的Emax
DONE
EMAX =最大允许V
旅
错误
控制寄存器
控制寄存器为用户提供了一种机制,
改变的块锁和看门狗定时器设定
Tings的。该块锁定和看门狗定时器位
非易失性的,当电源切断时不会改变。
控制寄存器地址FFFFh时访问。它
只能是作案网络版通过执行字节写操作
直接重刑寄存器,只有一个地址
数据字节被允许对每个寄存器的写操作。
在此之前写入控制寄存器的WEL和
RWEL位必须使用两步法进行设置,以
整个序列,需要3个步骤。见"Writing到
下面的控制Register" 。
发送该字节到后,用户必须发出一个停止
寄存器来启动非易失性周期,其存储
WD1 , WD0 , BP2 , BP1和BP0 。在X4283 / 85不会
确认网络连接第一个字节后写入任何数据字节
输入。
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
5 22
X4283, X4285
128K , 16K ×8位
数据表
2006年5月23日
FN8121.1
CPU监控器, 128K EEPROM
特点
可选的看门狗定时器
低V
CC
检测和复位断言
- 四个标准的复位阈值电压
- 调整低V
CC
使用复位阈值电压
特殊的编程序列
- 复位信号有效到V
CC
= 1V
低功耗CMOS
- & LT ;最大20μA的待机电流,在看门狗
- & LT ; 1μA待机电流,看门狗关闭
-3mA有功电流
EEPROM的128Kbits
-64字节页写模式
- 自定时写周期
-5ms写周期时间(典型值)
内置无意写保护
- 电源升/掉电保护电路
-protect 0 , 1/4,1/2 ,所有或64 ,128, 256或512
EEPROM阵列,可编程字节
锁座
保护
400kHz的2线接口
2.7V至5.5V电源工作
可用的软件包
-8 Ld的SOIC
-8 Ld的TSSOP
无铅加退火有(符合RoHS )
框图
看门狗转型
探测器
WP
SDA
数据
注册
命令
解码&
控制
逻辑
V
CC
门槛
复位逻辑
块锁控制
保护逻辑
状态
注册
EEPROM阵列
描述
在X4283 , X4285 ,将四个常用功能,
上电复位控制,看门狗定时器,电源
电压监控和块锁保护串行
EEPROM存储器在一个封装中。这种组合
降低了系统成本,减少电路板空间要求
ments ,并增加可靠性。
通电的设备激活上电
复位电路持有RESET / RESET信号的
一段时间。这允许电源和振荡器
器,以稳定之前,处理器可以执行代码。
看门狗定时器提供了一个独立的保护
化机制的微控制器。当微
控制器无法可选择的范围内重新启动定时器
超时间隔时,设备激活
RESET / RESET信号。在用户选择的时间间隔
从三个预设值。一旦选定,该间隔
不发生变化,即使在循环的功率之后。
该器件的低V
CC
检测电路保护
用户从低电压条件下的系统,复位
该系统当V
CC
下降到低于设定的最小V
CC
跳闸点。 RESET / RESET是断言,直到V
CC
回报
以正确的经营水平和稳定。四大产业
标准VTRIP阈值是可用的,但是,间
SIL独特的电路允许的门槛要重现
编程,以满足定制要求,或到FI NE-调
门槛要求较高的精密应用。
看门狗
定时器的复位
RESET ( X4283 )
RESET ( X4285 )
重置&
看门狗
时基
S0
S1
8KB的4K 4K位
SCL
V
CC
V
旅
+
-
上电和
低电压
RESET
GENERATION
KB =千字节
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2005-2006 。版权所有
提及的所有其他商标均为其各自所有者的财产。
X4283, X4285
所述装置的存储器部分是CMOS串行
EEPROM阵列与Intersil的块锁保护。
该阵列内部组织为每页64字节。
该器件具有一个2线接口和软件
协议允许在一个2线总线操作。
引脚配置
8引脚SOIC JEDEC
S
0
S
1
RST / RST
V
SS
1
2
3
4
8
7
6
5
V
CC
WP
SCL
SDA
8引脚TSSOP
WP
V
CC
S
0
S
1
1
2
3
4
8
7
6
5
SCL
SDA
V
SS
RST / RST
引脚说明
针
( SOIC )
1
2
3
针
( TSSOP )
3
4
5
名字
S
0
S
1
复位/
设备选择输入
设备选择输入
功能
RESET
复位输出。
RESET / RESET是一个活跃的低/高,开漏输出,
变为有效,每当V
CC
低于最小V
CC
层次感。它仍将AC-
略去直至V
CC
上升到高于最小V
CC
层次感的250毫秒。 RESET / RESET
变为有效,如果看门狗定时器使能和SDA保持为高电平或低电平
比选择看门狗超时周期较长。下降沿的SDA ,而
SCL为高电平时,复位看门狗定时器。 RESET / RESET变为有效上电
并保持有效250ms的供电稳定后。
地
串行数据。
SDA是用于将数据传输进和流出的双向销
装置。它有一个漏极开路输出,可以有线或运算与其它漏极开路或
集电极开路输出。该引脚需要一个上拉电阻和输入缓冲器是AL-
如何有效(不选通) 。
看门狗输入。
一个高电平到低电平的跳变的SDA (当SCL为高电平)重新启动
看门狗定时器。由于没有高到监视范围内低的跳变
超时周期导致RESET / RESET去激活。
串行时钟。
串行时钟控制数据输入和输出的串行总线时序。
写保护。
配合使用WPEN位可湿性粉剂高阻止写入
控制寄存器。
电源电压
4
5
6
7
V
SS
SDA
6
7
8
8
1
2
SCL
WP
V
CC
2
FN8121.1
2006年5月23日
X4283, X4285
订购信息
产品型号
RESET
(低电平有效)
X4283S8-2.7
部分
记号
X4283 F
产品型号
RESET
(高电平有效)
X4285S8-2.7
X4285S8Z-2.7
(注)
X4285S8I-2.7
X4285S8IZ-2.7
(注)
X4285V8-2.7
X4285V8Z-2.7
(注)
X4285V8I-2.7
X4285V8IZ-2.7
(注)
X4285S8-2.7A
部分
V
CC
范围V
旅
范围
温度
记号
(V)
(V)
范围(° C)
X4285 F
X4285 ZF
X4285摹
X4285 ZG
4285 F
4285 FZ
4285 G
4285 GZ
X4285 AN
X4285昝
X4285 AP
X4285 ZAP
4285 AN
4285澳新银行
4285 AP
4285 APZ
X4285
X4285
X4285我
4.5 5.5
4.5 4.75
2.85 3.0
2.75.5
2.55 2.7
0到70
0到70
-40至+85
-40至+85
0到70
0到70
-40至+85
-40至+85
0到70
0到70
-40至+85
-40至+85
0到70
0到70
-40至+85
-40至+85
0到70
0到70
-40至+85
-40至+85
0到70
0到70
-40至+85
包
8 Ld的SOIC
( 150密耳)
PKG 。
DWG #
MDP0027
X4283S8Z - 2.7 (注) X4283 ZF
X4283S8I-2.7
X4283S8IZ-2.7
(注)
X4283V8-2.7
X4283摹
X4283 ZG
4283 F
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的SOIC
( 150密耳)
MDP0027
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
X4283V8Z - 2.7 (注) 4283 FZ
X4283V8I-2.7
X4283V8IZ-2.7
(注)
X4283S8-2.7A*
X4283S8Z-2.7A
(注)
X4283S8I-2.7A*
X4283S8IZ-2.7A*
(注)
X4283V8-2.7A
X4283V8Z-2.7A
(注)
X4283V8I-2.7A
X4283V8IZ-2.7A
(注)
X4283S8
X4283S8Z (注)
X4283S8I
X4283S8IZ (注)
X4283V8
X4283V8Z (注)
X4283V8I
4283 G
4283 GZ
X4283 AN
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
8 Ld的SOIC
( 150密耳)
MDP0027
X4283昝X4285S8Z - 2.7A
(注)
X4283 AP
X4285S8I-2.7A
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的SOIC
( 150密耳)
MDP0027
X4283 ZAP X4285S8IZ - 2.7A
(注)
4283 AN
4283澳新银行
4283 AP
4283 APZ
X4283
X4283
X4283我
X4283 ZI
4283
4283 Z
4283 I
X4285V8-2.7A
X4285V8Z-2.7A
(注)
X4285V8I-2.7A
X4285V8IZ-2.7A
(注)
X4285S8
X4285S8Z (注)
X4285S8I
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
8 Ld的SOIC
( 150密耳)
MDP0027
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的SOIC
( 150密耳)
MDP0027
X4285S8IZ (注) X4285 ZI
X4285V8
X4285V8Z (注)
X4285V8I
4285
4285 Z
4285 I
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
3
FN8121.1
2006年5月23日
X4283, X4285
订购信息
(续)
产品型号
RESET
(低电平有效)
X4283V8IZ (注)
X4283S8-4.5A
X4283S8Z-4.5A
(注)
X4283S8I-4.5A
X4283S8IZ-4.5A
(注)
X4283V8-4.5A
X4283V8Z-4.5A
(注)
X4283V8I-4.5A
X4283V8IZ-4.5A
(注)
部分
记号
4283 IZ
X4283 AL
产品型号
RESET
(高电平有效)
部分
V
CC
范围V
旅
范围
温度
记号
(V)
(V)
范围(° C)
4.5 5.5
4.5 4.75
-40至+85
0到70
0到70
-40至+85
-40至+85
0到70
0到70
-40至+85
-40至+85
包
PKG 。
DWG #
X4285V8IZ (注) 4285 IZ
X4285S8-4.5A
X4285 AL
X4285 ZAL
X4285 AM
X4285 ZAM
4285 AL
4285 ALZ
4285 AM
4285 AMZ
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
8 Ld的SOIC
( 150密耳)
MDP0027
X4283 ZAL X4285S8Z - 4.5A
(注)
X4283 AM
X4285S8I-4.5A
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的SOIC
( 150密耳)
MDP0027
X4283 ZAM X4285S8IZ - 4.5A
(注)
4283 AL
4283 ALZ
4283 AM
4283 AMZ
X4285V8-4.5A
X4285V8Z-4.5A
(注)
X4285V8I-4.5A
X4285V8IZ-4.5A
(注)
8 Ld的SOIC
MDP0027
(150密耳) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
8 Ld的TSSOP
(4.4mm)
M8.173
8 Ld的TSSOP
M8.173
( 4.4毫米) (无铅)
*添加"T1"后缀磁带和卷轴。
注: Intersil无铅加退火产品采用特殊的无铅材料制成,模塑料/晶片的附属材料和100 %雾锡板
终止完成,这是符合RoHS标准,既锡铅和无铅焊接操作兼容。 Intersil无铅产品MSL
分类,可达到或超过IPC / JEDEC J STD- 020对无铅要求的无铅峰值回流温度。
4
FN8121.1
2006年5月23日
X4283, X4285
操作原理
上电复位
电源X4283的应用, X4285激活
上电复位电路,拉RESET / RESET
引脚有效。这个信号提供了几个好处。
- 它可以防止系统微处理器启动
操作与insuf网络cient电压。
- 它可以防止处理器运行前向台站
bilization振荡器。
- 它可以让时间FPGA来下载它的配置网络连接gura-
用前,该电路的初始化。
- 它可以防止通信的EEPROM ,大大
减少加电数据损坏的可能性
了。
当V
CC
超过该设备V
旅
阈值
为
200ms
(标称)
该
电路
发布
RESET / RESET使系统开始操作
化。
低电压监测
在操作期间, X4283 , X4285监视V
CC
水平和断言RESET / RESET ,如果电源电压下降
低于预设的最小V
旅
。在RESET / RESET
信号阻止微处理器从在操作
电源故障或掉电条件。在RESET / RESET
信号保持有效,直到电压低于1V 。
它也仍然有效,直到V
CC
退货和超过
V
旅
为200毫秒。
看门狗定时器
看门狗定时器电路监控microproces-
通过监视SDA和SCL引脚SOR活动。该
微处理器必须切换SDA引脚为高电平
LOW周期性,当SCL为高电平(这是一个起始位)
之前的看门狗时间到期了期
防止RESET / RESET信号。两个非国家
在状态波动的控制位决定
看门狗定时器周期。微处理器可以
改变这些看门狗位,或者它们可以被“锁定”
通过把WP引脚为高电平。
EEPROM意外写保护
当RESET / RESET变为活跃的低结果
电压条件或看门狗定时器超时,任何
正在进行中的通信被终止。而
RESET / RESET处于激活状态,没有新的通信是
允许并没有非易失性写入操作可以开始。
正在进行中的非易失性写入时, RESET / RESET
去主动允许网络光洁度。
附加的保护机制被提供以
内存块的锁和写保护( WP )引脚。
这些在本文档的其它地方讨论。
V
CC
阈值复位程序
在X4283 , X4285附带一个标准的V
CC
阈值(V
旅
)的电压。这个值将不会改变
在正常操作和储存条件。然而
以往,在应用中,标准的V
旅
不
完全正确的,或如果更高的精度,需要在
V
旅
值时, X4283 , X4285阈值可以是
调整。下面的步骤进行了说明,并利用
非易失性控制信号的应用。
图1.设置V
旅
等级序列(V
CC
=期望V
旅
值WEL位设置)
WP
V
P
= 12-15V
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
SCL
0 1 2 3 4 5 6 7
SDA
A0h
00h
01h
00h
5
FN8121.1
2006年5月23日
初步信息
128K
X4283/85
CPU监控器, 128K EEPROM
描述
16K ×8位
特点
可选的看门狗定时器
低V
CC
检测和复位断言
- 四个标准的复位阈值电压
- 调整低V
CC
使用复位阈值电压
特殊的编程序列
- 复位信号有效到V
CC
= 1V
低功耗CMOS
- & LT ;最大20μA的待机电流,在看门狗
- & LT ; 1μA待机电流,看门狗关闭
-3mA有功电流
EEPROM的128Kbits
-64字节页写模式
- 自定时写周期
-5ms写周期时间(典型值)
内置无意写保护
- 电源升/掉电保护电路
-protect 0 , 1/4,1/2 ,所有或64 ,128, 256或512
EEPROM阵列,可编程字节
锁座
保护
400kHz的2线接口
2.7V至5.5V电源工作
可用的软件包
-8引脚SOIC
-8引脚TSSOP
框图
看门狗转型
探测器
WP
数据
注册
命令
解码&
控制
逻辑
V
CC
门槛
复位逻辑
块锁控制
保护逻辑
在X4283 / 85 ,将四个常用功能,
上电复位控制,看门狗定时器,电源电压
年龄监督和块锁保护串行
EEPROM存储器在一个封装中。这种组合
降低了系统成本,减少电路板空间要求
ments ,并增加可靠性。
通电的设备激活电源
复位电路持有RESET / RESET信号的
一段时间。这允许电源和振荡器
器,以稳定之前,处理器可以执行代码。
看门狗定时器提供了一个独立的保护
化机制的微控制器。当微
控制器无法可选择的范围内重新启动定时器
超时时间间隔,所述装置激活RESET /
RESET信号。用户选择从三个间隔
预设值。一旦选定,间隔不
改变,甚至重新上电后。
该器件的低V
CC
检测电路保护
用户从低电压条件下的系统,复位
该系统当V
CC
下降到低于设定的最小V
CC
跳闸点。 RESET / RESET是断言,直到V
CC
回报
以正确的经营水平和稳定。四大产业
看门狗
定时器的复位
SDA
状态
注册
EEPROM阵列
8KB的4K 4K位
RESET ( X4283 )
RESET ( X4285 )
SCL
S0
S1
重置&
看门狗
时基
V
CC
V
旅
+
-
电源和
低电压
RESET
GENERATION
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
1 22
X4283 / 85 - 初步信息
标准VTRIP阈值可供选择,然而, Xicor公司
独特的电路允许的阈值进行再编程
以满足定制要求或到FI NE-调整阈值
老于要求较高的精密应用。
所述装置的存储器部分是CMOS串行
EEPROM阵列Xicor公司块锁保护。该
阵列内部组织为每页64字节。该
器件具有2线接口和软件原型
山坳允许在一个2线总线操作。
引脚配置
8引脚SOIC JEDEC
S
0
S
1
RST / RST
V
SS
1
2
3
4
8
7
6
5
V
CC
WP
SCL
SDA
8引脚TSSOP
WP
V
CC
S
0
S
1
1
2
3
4
8
7
6
5
SCL
SDA
V
SS
RST / RST
引脚说明
针
( SOIC )
1
2
3
针
( TSSOP )
3
4
5
名字
S
0
S
1
复位/
设备选择输入
设备选择输入
功能
RESET
复位输出
。 RESET / RESET是一个活跃的低/高,开漏输出,
变为有效,每当V
CC
低于最小V
CC
层次感。这将保持
活动状态,直到V
CC
上升到高于最小V
CC
层次感的250毫秒。 RESET /
RESET变为有效,如果看门狗定时器使能和SDA仍任
高或低长于可选择看门狗超时周期。下降沿
在SDA , SCL时为高电平,复位看门狗定时器。 RESET / RESET变
活跃在电和保持有效250ms的供电稳定后。
地
串行数据。
SDA是用于将数据传输进和流出的双向销
装置。它有一个漏极开路输出,可以有线或运算与其它漏极开路
或集电极开路输出。该引脚需要上拉电阻与输入缓冲器
始终处于活动状态(没有门) 。
看门狗输入。
一个高电平到低电平的跳变的SDA (当SCL为高电平)重新启动
看门狗定时器。由于没有高到监视范围内低的跳变
超时周期导致RESET / RESET去激活。
串行时钟。
串行时钟控制数据输入和输出的串行总线时序。
写保护。
配合使用WPEN位可湿性粉剂高阻止写入
控制寄存器。
电源电压
4
5
6
7
V
SS
SDA
6
7
8
8
1
2
SCL
WP
V
CC
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
2 22
X4283 / 85 - 初步信息
操作原理
上电复位
电源X4283 / 85的应用程序激活电源
上电复位电路,拉一下RESET / RESET引脚
活跃的。这个信号提供了几个好处科幻TS 。
- 它可以防止系统微处理器启动
操作与insuf网络cient电压。
- 它可以防止处理器运行前向台站
bilization振荡器。
- 它可以让时间FPGA来下载它的配置网络连接gura-
用前,该电路的初始化。
- 它可以防止通信的EEPROM ,大大
降低数据损坏的上电的可能性。
当V
CC
超过该设备V
旅
阈值
为200毫秒(标称值)的电路释放RESET /
RESET使系统开始运转。
低电压监测
在操作期间, X4283 / 85的显示器在V
CC
水平
并断言RESET / RESET ,如果电源电压下降
低于预设的最小V
旅
。在RESET / RESET
信号阻止微处理器从在操作
电源故障或掉电条件。在RESET / RESET
信号保持有效,直到电压低于1V 。
它也仍然有效,直到V
CC
退货和超过
V
旅
为200毫秒。
看门狗定时器
看门狗定时器电路监控microproces-
通过监视SDA和SCL引脚SOR活动。该
微处理器必须切换SDA引脚为高电平到低电平
V
CC
阈值复位程序
在X4283 / 85出厂时标准的V
CC
阈值
旧(V
旅
)的电压。这个值将随着去甲不会改变
MAL操作和储存条件。但是,在
应用中,标准的V
旅
不完全
右,或如果更高的精度,需要在V
旅
值时, X4283 / 85的阈值可以被调整。该
以下步骤进行说明,并使用该应用程序
的非易失性的控制信号。
周期性的,当SCL为高电平(这是一个起始位)之前
对看门狗时间到期了期预
发泄RESET / RESET信号。两个nonvola-状态
在状态寄存器瓷砖控制位确定
看门狗定时器周期。微处理器可以改变
这些看门狗位,或者它们可以被“锁定”通过捆扎
在WP引脚为高电平。
EEPROM意外写保护
当RESET / RESET变为活跃的低结果
电压条件或看门狗定时器超时,任何IN-
进度通信被终止。而
RESET / RESET处于激活状态,没有新的通信是
允许并没有非易失性写入操作可以开始。
正在进行中的非易失性写入时, RESET / RESET
去主动允许网络光洁度。
附加的保护机制被提供以
内存块的锁和写保护( WP )引脚。
这些在本文档的其它地方讨论。
图1.设置V
旅
等级序列(V
CC
=期望V
旅
值WEL位设置)
V
P
= 12-15V
WP
0 1 2 3 4 5 6 7
SCL
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
SDA
A0h
00h
01h
00h
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
3 22
X4283 / 85 - 初步信息
设置V
旅
电压
这个过程是用来设置在V
旅
到更高或
较低的电压值。以重置跳闸有必要
设置新值前点。
要设置新的V
旅
电压,通过设置WEL开始
在控制寄存器位,然后应用所需的V
旅
阈值电压在V
CC
引脚和编程
电压,V
P
,在WP引脚和2个字节的地址和1
的“00”的数据字节。止损位下一次有效的写
操作启动V
旅
编程序列。
把WP LOW完成操作。
重置V
旅
电压
这个过程是用来设置在V
旅
到“本土”
电压电平。例如,如果当前的V
旅
是4.4V
和新的V
旅
必须是4.0V ,则在V
旅
必须
被复位。当V
旅
被复位时,新的V
旅
是某处
事情小于1.7V 。这个过程必须使用
设置电压到一个较低的值。
要重置的新V
旅
电压设置WEL开始
控制寄存器位,申请V
CC
和编程
明电压,V
P
,在WP引脚和2个字节的地址,
1字节的“00”数据。一个有效的写操作的停止位
化启动V
旅
编程序列。带
WP LOW完成操作。
图2.复位V
旅
等级序列(V
CC
> 3V 。 WP = 12-15V , WEL位设置)
WP
V
P
= 12-15V
0 1 2 3 4 5 6 7
SCL
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
0 1 2 3 4 5 6 7
SDA
A0h
00h
03h
00h
图3. V
旅
复位电路
V
P
SOIC
4.7K
RESET
V
旅
ADJ 。
1
2
3
4
X4283
8
7
6
5
RUN
SCL
SDA
调整
C
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
4 22
X4283 / 85 - 初步信息
图4. V
旅
编程序列
V
旅
程序设计
执行
复位V
旅
顺序
集V
CC
= V
CC
应用=
期望中的V
旅
新的V
CC
应用=
老V
CC
应用+错误
执行
集V
旅
顺序
新的V
CC
应用=
老V
CC
应用 - 错误
适用于5V至V
CC
执行
复位V
旅
顺序
递减V
CC
(V
CC
= V
CC
- 为50mV )
NO
复位引脚
变为有效?
是的
错误
≤
-Emax
错误
≥
EMAX
测得V
旅
-
期望中的V
旅
-Emax <错误<的Emax
DONE
EMAX =最大允许V
旅
错误
控制寄存器
控制寄存器为用户提供了一种机制,
改变的块锁和看门狗定时器设定
Tings的。该块锁定和看门狗定时器位
非易失性的,当电源切断时不会改变。
控制寄存器地址FFFFh时访问。它
只能是作案网络版通过执行字节写操作
直接重刑寄存器,只有一个地址
数据字节被允许对每个寄存器的写操作。
在此之前写入控制寄存器的WEL和
RWEL位必须使用两步法进行设置,以
整个序列,需要3个步骤。见"Writing到
下面的控制Register" 。
发送该字节到后,用户必须发出一个停止
寄存器来启动非易失性周期,其存储
WD1 , WD0 , BP2 , BP1和BP0 。在X4283 / 85不会
确认网络连接第一个字节后写入任何数据字节
输入。
REV 1.17 00年11月27日
www.xicor.com
特性如有变更,恕不另行通知。
5 22