X24C45
256位, 16 x 16位
数据表
2005年6月1日
FN8104.0
串行自动存储NOVRAM
特点
自动存储NOVRAM
- 自动执行存储操作
当V损失
CC
单5V电源
适用于单芯片微型计算机的使用
- 最小的I / O接口
- 串行端口兼容( COPS
, 8051)
-Easily接口到微控制器的端口
软件和硬件的非易失性控制
功能
在上电时自动召回
TTL和CMOS兼容
低功耗
-active电流: 10毫安
-Standby电流: 50μA
8引脚PDIP和8引脚SOIC封装
高可靠性
-store周期:100万
- 数据保存: 100年
IBLOCK框图
描述
Intersil的X24C45是一个串行256位NOVRAM featur-
荷兰国际集团构成的16× 16的静态RAM重叠位逐位
与非易失性EEPROM阵列。该X24C45是fabri-
cated与Intersil的先进CMOS浮栅
技术。
Intersil的NOVRAM设计允许将数据传输
借助于两个存储器阵列之间ferred
软件命令或外部硬件的投入。一
存储操作( RAM数据到EEPROM )完成
在5毫秒或更小,而重调用操作( EEPROM数据到
RAM),在为2μs或更小完成。
该X24C45还包括自动存储功能,一
用户可选择的功能,可自动执行
存储操作时, V
CC
低于预设阈值。
Intersil公司NOVRAMs设计用于无限写
操作RAM ,无论是从主机或召回
EEPROM和一个最低百万存储操作。
固有数据保持被指定为大于
100年。
非易失性
EEPROM
E
ST
ROW
解码
STATIC
内存
256-Bit
AL
L
O
R
控制
逻辑
RECALL ( 6 )
的AS (7)
CE ( 1 )
DI (3)
SK (2)
指令
注册
COLUMN
解码
R
EC
DO (4)
指令
解码
4-Bit
计数器
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2005.版权所有
提及的所有其他商标均为其各自所有者的财产。
X24C45
设备操作
该X24C45包含一个8位指令寄存器。这是
通过DI输入存取,数据被移入
在SK的上升沿。行政长官必须在高
整个数据传输操作。
表1中包含的指令和他们的操作的列表
化代码。最显著位的所有指令的( MSB)中
系统蒸发散是逻辑1 (高电平)时,位6至3是
RAM地址位( A)或不关心( X)和2位
至0是操作码。该X24C45要求
该指令转移与MSB优先。
经过CE为高电平时, X24C45不会开始互
预处理的数据流,直到一个逻辑"1"已经移动
在DI 。因此,CE可以与SK拉高
运行和DI低。 DI必须再变为高电平,从而提供与
泄漏的指令之前的启动条件
X24C45开始任何行动。
此外, SK时钟是完全静态的。可以在用户
完全停止时钟和数据移位将是
停了下来。重新启动时钟将恢复数据的移动。
RCL和RECALL
无论是软件RCL指令或低就
RECALL输入将启动EEPROM数据传输
到RAM中。本软件或硬件调用操作
设置了一个内部"previous recall"锁存器。这是插销
复位在上电时,必须由被故意设置
用户启用任何写或存储操作。
虽然在加电时进行调用操作
起来,以前的召回锁存器未通过该操作进行设置。
WRDS和雷恩
在内部, X24C45包含"write enable"锁存器。
此闩锁必须设置为任一写入到RAM中或
存储操作的EEPROM 。在WREN指令
化设置锁存器和WRDS指令复位
闩锁,禁止对RAM写入和EEPROM存储,
从腐败有效地保护了非易失性数据
化。写使能锁存器自动复位
电。
申通快递
该软件STO指令将启动的转移
从RAM到EEPROM中的数据。为了维护
避免不必要的存储操作,下面CON-
ditions必须是真实的:
申通快递发出指令。
- 内部"write enable"锁存器必须设置( WREN
发出的指令)。
- 该"previous recall"锁存器必须设置(无论是软
洁具或硬件调用操作) 。
一旦存储周期开始,所有其他设备功能
系统蒸发散被禁止。于存储循环完成,
写使能锁存器复位。请参考图4为一
启用/禁用条件的状态图描述
系统蒸发散的存储操作。
表1.指令集
指令
WRDS (图3)
STO (图3)
ENAS
WRITE (图2)
雷恩(图3)
RCL (图3)
READ (图1)
格式,我
2
I
1
I
0
1XXXX000
1XXXX001
1XXXX010
1AAAA011
1XXXX100
1XXXX101
1AAAA11X
手术
复位写使能锁存器(禁止写操作和存储)
在EEPROM中存储RAM中的数据
启用自动存储功能
将数据写入RAM地址AAAA
设置写使能锁存器(允许写操作和存储)
召回EEPROM数据到RAM
读数据从RAM地址AAAA
3
FN8104.0
2005年6月1日
X24C45
写
写指令包含的4位地址
字被写入。写指令立即
然后是16位的字被写入。 CE必须保持
在整个操作过程中高。行政长官必须低
前SK的下一个上升沿。如果CE为低电平
过早(之后的指令,但前16位
数据传输) ,指令寄存器将被复位
并且被转移入的数据将被写入到RAM中。
如果CE保持高电平超过24的SK时钟周期
( 8位指令加上16位数据) ,已经在数据
移动式将被覆盖。
读
READ指令包含的4位地址
要访问的字。不像其他的六条指令,
I
0
指令字中的一个"don't care" 。这种亲
提供了两个优势。在这两者联系在一起DI设计
和一起做,没有在第八位
指令允许主机时间到I / O线转换
从输出到输入。其次,它允许合法
在第九个SK时钟周期的数据输出。
D0,在读取操作期间的第一个位输出,是种截取
标识。也就是说,它是内部时钟源的下落
第八SK时钟的边沿;然而,所有的成功
位时钟由SK的上升沿(参考阅读
循环图) 。
低功耗模式
当CE为低电平时,非关键的内部器件
掉电模式中,将器件置于备用
功率模式,从而最大限度地降低功耗。
自动存储功能
该自动存储指令( ENAS )设置
"AUTOSTORE enable"锁存器,允许X24C45到
自动执行存储操作时V
CC
瀑布
低于阈值的自动存储(V
ASTH
).
注: X =无关
A - 地址
写保护
该X24C45提供了两个软件写保护
机制,以防止不明无意中店
数据。
电条件
上电时的"write enable"和"AUTOSTORE
enable"锁定器处于复位状态,禁止任何
存储操作。
未知数据存储
该"previous recall"锁存器必须在上电后进行设置。
它可以仅通过执行一个软件或硬件来设置
洁具调用操作,这就保证了数据在各
RAM位置是有效的。
系统注意事项
电设置
该X24C45进行电召回的转移
EEPROM的内容到RAM阵列。虽然
数据可以从RAM阵列读出,本次召回不
没有设置"previous recall"锁存器。在此期间加电
回想起来操作,所有命令都会被忽略。 There-
脱颖而出,主机应立即与任何操作
X24C45最小的t
PUR
经过V
CC
是稳定的。
4
FN8104.0
2005年6月1日
A
PPLICATION
N
OTES
A V A I L A B L E
AN3 AN7 AN8 AN15 AN16 AN25 AN29
AN30 AN35 AN36 AN39 AN56 AN69
X24C45
256位
X24C45
串行自动存储NOVRAM
16 x 16位
特点
描述
该Xicor公司X24C45是一个串行的256位NOVRAM特色
静态RAM构成16×16 ,覆盖位逐位与
非易失性ê
2
PROM阵列。该X24C45是捏造
与Xicor公司的先进CMOS浮动门技术。
的Xicor公司NOVRAM设计使得要传送的数据
通过软件对两个存储器阵列之间
命令或外部硬件的投入。一家商店操作
化( RAM数据到E
2
PROM)是在5毫秒或更少完成
和调用操作(E
2
PROM数据RAM)的COM -
pleted在2μs内或更小。
该X24C45还包括自动存储功能,一
用户可选择的功能,可自动执行
存储操作时, V
CC
低于预设阈值。
Xicor公司NOVRAMs是专为无限的写入操作
系统蒸发散到RAM ,无论是从主机或给E召回
2
舞会
和最小百万存储操作。固有的数据
保持被指定为大于100年。
自动存储 NOVRAM
- 自动执行存储操作
当V损失
CC
单5伏电源
理想的单芯片微型计算机的使用
- 最小的I / O接口
- 串行端口兼容( COPS , 8051 )
-Easily接口到微控制器的端口
非易失性的软件和硬件控制
功能
汽车召回在电
TTL和CMOS兼容
低功耗
-active电流: 10毫安
-Standby电流: 50
A
8引脚PDIP和8引脚SOIC封装
高可靠性
-store周期:100万
- 数据保存: 100年
工作原理图
非易失性
2
ê PROM
ROW
解码
STATIC
内存
256-BIT
R
EC
AL
L
ST
O
R
E
控制
逻辑
RECALL ( 6 )
的AS (7)
CE ( 1 )
DI (3)
SK (2)
指令
注册
COLUMN
解码
DO (4)
指令
解码
4-BIT
计数器
3833 FHD F01
自动存储 NOVRAM是Xicor公司,公司的商标。
COPS是美国国家半导体公司的商标。
Xicor公司,公司1991年, 1995年, 1996年专利待定
3833-1.5 96年6月10日T3 / C3 / D0 NS
1
特性如有变更,恕不另行通知
X24C45
设备操作
该X24C45包含一个8位指令寄存器。这是
通过DI输入存取,数据通过时钟在
SK的上升沿。行政长官必须在整个过程中高
数据传送操作。
表1中包含的指令和一个列表的
操作代码。所有最显著位(MSB)
指令是逻辑1 (高电平)时,位6至3是
无论是RAM地址位( A)或不关心( X)和位
2至0是操作码。该X24C45
要求指令转移与MSB优先。
经过CE为高电平时, X24C45将不会开始解释
该数据流,直到一个逻辑“1”被移位在DI中。
因此,CE可以与SK的运行带来了高
和DI低。 DI必须再变为高电平,以表明启动
指令的X24C45前状况将开始
任何行动。
此外, SK时钟是完全静态的。可以在用户
完全停止时钟和数据移位将是
停了下来。重新启动时钟恢复的转移
数据。
RCL和
召回
无论是软件RCL指令或低就
召回
输入将启动E的转移
2
PROM数据
到RAM中。本软件或硬件调用操作
设置内部“先前召回”锁存器。该锁存器复位
在上电时,必须由用户有意地设置
表1.指令集
指令
WRDS (图3)
STO (图3)
ENAS
WRITE (图2)
雷恩(图3)
RCL (图3)
READ (图1)
X =无关
A - 地址
使任何写或存储操作。虽然召回
在上电时执行的操作,前一
召回锁存器未通过该操作进行设置。
WRDS和雷恩
在内部, X24C45包含一个“写使能”锁存器。这
锁存器必须设置为任一写入到RAM或存储
操作到E
2
舞会。 WREN指令集
锁存器和WRDS指令复位锁存器,
禁止对RAM写入和E
2
PROM店, effec-
地保护腐败的非易失性数据。该
写使能锁存器自动复位上电。
申通快递
该软件STO指令将启动的转移
数据从RAM到E
2
舞会。为了维护
避免不必要的存储操作,以下条件
业必须是真实的:
申通快递发出指令。
内部“写使能”锁存器必须被设置
( WREN指令发出) 。
“以前的召回”锁存器必须被设置(无论是
软件或硬件调用操作) 。
一旦存储周期开始,所有其他设备功能
系统蒸发散被禁止。于存储循环完成,
写使能锁存器复位。请参考图4为一
启用/禁用条件的状态图描述
系统蒸发散的存储操作。
格式,我
2
I
1
I
0
1XXXX000
1XXXX001
1XXXX010
1AAAA011
1XXXX100
1XXXX101
1AAAA11X
手术
复位写使能锁存器(禁止写操作和存储)
在电子商务RAM存储数据
2
舞会
启用自动存储功能
将数据写入RAM地址AAAA
设置写使能锁存器(允许写操作和存储)
召回ê
2
PROM的数据到内存
读数据从RAM地址AAAA
3833 PGM T11
3