这X24C04设备已收购
IC MICROSYSTEMS从Xicor公司,公司
ICmic
IC MICROSYSTEMS
TM
4K
X24C04
串行PROM ê
2
512 ×8位
特点
描述
该X24C04是CMOS 4096位串行PROM ê ,
内部组织512× 8 X24C04有
串行接口和软件协议,允许
操作上简单的两线总线。
该X24C04是用纤维制作Xicor公司的先进
CMOS纹理聚浮动门技术。
该X24C04采用Xicor公司专有的DirectWrite
电池提供10万次的最低耐力
和100年的最小数据保持力。
2
2.7V至5.5V电源
低功耗CMOS
-active读取电流小于1mA
-active写入电流小于3mA
内部分为512 ×8
2线串行接口
-Standby电流小于50
∝
A
-Bidirectional数据传输协议
十六个字节页写模式
-Minimizes每字节写入时间总
自定时写周期
5毫秒 - 典型写周期时间
高可靠性
-Endurance : 100,000次
- 数据保存: 100年
8针mini- DIP , 8引脚SOIC和14引脚SOIC
套餐
工作原理图
(8) V
CC
(4) V
SS
(7)试验
启动循环
H.V. GENERATION
定时
&放大器;控制
(5) ,SDA
开始
停止
逻辑
控制
逻辑
从机地址
注册
( 6 ) SCL
(3) A 2
(2) A 1
(1) A 0
+比较器
负载
INC。
XDEC
ê PROM
32 X 128
2
字
地址
计数器
读/写
YDEC
8
CK
针
数据寄存器
D
OUT
D
OUT
确认
3839 FHD F01
的DirectWrite 是Xicor公司,公司的商标。
Xicor公司1991年专利待定
3839-1
1
特性如有变更,恕不另行通知
X24C04
设备寻址
在开始状态之后,主机必须输出
它正在访问的从站的地址。最显着的
四位从站的是设备类型identi连接器(见
图4)。对于X24C04这个固定为1010 [B ] 。
从机地址的最后一位定义操作要
进行。当设置为1的读出操作是
选择,当设定为零的写操作被选择。
继启动条件之后, X24C04监视
比较从地址SDA总线上传送
与A的从地址(设备类型和状态
1
AND A
2
输入) 。当一个正确的比较X24C04
输出一个应答在SDA线上。根据不同的
在R / W位的状态下, X24C04将执行一个读
图4.从地址
高
订单
设备
字
地址地址
设备类型
识别码
或写操作。
写操作
字节写
对于写操作, X24C04需要第二
解决网络连接场。该地址连接场是字地址,
由8位,提供访问的任何一个
512字的内存。在收到字地址
在X24C04响应一个应答,并等待
接下来的8位数据,再与响应
承认。然后主机终止传输通过
产生一个停止条件,此时X24C04
开始内部写周期到非易失性存储器。
而内部写周期正在进行中的X24C04
输入被禁止,并且设备不会对任何回应
从主请求。请参考图5为
地址,确认和数据传输序列。
1
0
1
0
A2
A1
A0
读/写
3839 FHD F09
接下来的两个显著位地址的特定设备。一
系统可能对多达四个X24C04设备
总线(参见图10) 。这四个地址被定义
在A的状态
1
AND A
2
输入。
从机地址的下位的延伸
数组的地址和的值与8位
在字地址栏中的地址,可直达
对整个512 ×8的阵列。
图5.字节写
S
T
总线活动:
主
A
R
SLAVE
地址
字
地址
数据
S
T
O
P
T
S
A
C
A
C
A
C
SDA线
总线活动:
X24C04
P
K
K
K
3839 FHD F10
5
X24C04
4K
X24C04
串行ê
2
舞会
512 ×8位
特点
描述
该X24C04是CMOS 4096位串行ê
2
舞会,
内部组织512× 8 X24C04有
串行接口和软件协议,允许操作
在一个简单的两线总线。
该X24C04是用纤维制作Xicor公司的先进CMOS
纹理聚浮动门技术。
该X24C04采用Xicor公司专有的DirectWrite
电池提供10万次的最低耐力
和100年的最小数据保持力。
2.7V至5.5V电源
低功耗CMOS
-active读取电流小于1mA
-active写入电流小于3mA
-Standby电流小于50
A
内部分为512 ×8
2线串行接口
-Bidirectional数据传输协议
十六个字节页写模式
-Minimizes每字节写入时间总
自定时写周期
5毫秒 - 典型写周期时间
高可靠性
-Endurance : 100,000次
- 数据保存: 100年
8针mini- DIP , 8引脚SOIC和14引脚SOIC
套餐
工作原理图
( 8 ) VCC
(4)的VSS
(7)试验
启动循环
开始
停止
逻辑
控制
逻辑
从机地址
注册
+比较器
XDEC
E
2
舞会
32 X 128
H.V. GENERATION
定时
&放大器;控制
(5) ,SDA
( 6 ) SCL
(3) A2
(2) A1
(1) A0
负载
INC。
字
地址
计数器
读/写
YDEC
8
CK
针
DOUT
确认
3839 FHD F01
数据寄存器
DOUT
的DirectWrite 是Xicor公司,公司的商标。
Xicor公司1991年专利待定
3839-1
1
特性如有变更,恕不另行通知
X24C04
设备寻址
在开始状态之后,主机必须输出
它正在访问的从站的地址。最显着的
四位从站的是设备类型identi连接器(见
图4)。对于X24C04这个固定为1010 [B ] 。
图4.从地址
高
订单
设备
字
地址地址
0
A2
A1
A0
读/写
从地址去连接的最后一位网元的操作
来执行。当设置为1的读出操作是
选择,当设定为零的写操作被选择。
继启动条件之后, X24C04监视
比较从机地址是和Transmit SDA总线
泰德其从机地址(设备类型和状态
1
AND A
2
输入) 。当一个正确的比较X24C04
输出一个应答在SDA线上。根据
在R / W位的状态下, X24C04将执行一个读
或写操作。
写操作
字节写
对于写操作, X24C04需要第二
解决网络连接场。该地址连接场是字地址,
由8位,提供访问的任何一个
512字的内存。在收到字地址
在X24C04响应一个应答,并等待
接下来的8个数据位,有再次响应
承认。然后主机终止传输通过
产生一个停止条件,此时X24C04
开始内部写周期到非易失性存储器。
而内部写周期正在进行中的X24C04
输入被禁止,并且设备不会对任何回应
从主请求。请参考图5为
地址,确认和数据传输序列。
设备类型
识别码
1
0
1
3839 FHD F09
接下来的两个显著位地址的特定设备。
系统可以对多达四个X24C04设备
总线(参见图10) 。这四个地址被定义
在A的状态
1
AND A
2
输入。
从机地址的下位的延伸
数组的地址和的值与8位
在字地址科幻场地址,可直接
访问整个512 ×8的阵列。
图5.字节写
S
T
总线活动:
A
R
主
T
SDA线
总线活动:
X24C04
S
A
C
K
SLAVE
地址
字
地址
数据
S
T
O
P
P
A
C
K
A
C
K
3839 FHD F10
5