这X24C01A设备已收购
IC MICROSYSTEMS从Xicor公司,公司
1K
ICmic
TM
IC MICROSYSTEMS
X24C01A
串行PROM ê
2
描述
128 ×8位
特点
2.7V至5.5V电源
低功耗CMOS
-active电流小于1mA
-Standby电流小于50 μA
内部分为128 ×8
该X24C01A是CMOS 1024位串行PROM ê ,
内部组织128× 8 X24C01A有
串行接口和软件协议允许在一个操作
简单的两线总线。三个地址输入允许最多
2
八台设备共用一个两线总线。
Xicor公司ê的PROM的设计和测试应用程序
需要延长的续航能力。固有的数据保留
大于100年。可在8引脚DIP和
SOIC封装。
2
自定时写周期
5毫秒 - 典型写周期时间
2线串行接口
-Bidirectional数据传输协议
四字节页写操作
-Minimizes每字节写入时间总
高可靠性
-Endurance : 100,000次
- 数据保存: 100年
新的硬线 - 写控制功能
工作原理图
(8) V
CC
(4) V
SS
( 7 ) WC
启动循环
(5) ,SDA
开始
停止
H.V. GENERATION
定时
&放大器;控制
逻辑
控制
逻辑
从机地址
注册
( 6 ) SCL
(3) A2
(2) A1
(1) A0
+比较器
负载
INC。
XDEC
ê PROM
32x32
2
字
地址
计数器
读/写
YDEC
8
CK
针
数据寄存器
D
OUT
D
OUT
确认
3841 FHD F01
Xicor公司1991年专利待定
3841-1
1
特性如有变更,恕不另行通知
X24C01A
设备寻址
在开始状态之后,主机必须输出
它正在访问的从站的地址。最显着的
4位从机地址是设备类型
标识符(参见图4) 。对于X24C01A这是固定的
之后,在开始条件下, X24C01A监控
比较从地址SDA总线上传送
与A的从地址(设备类型和状态
0
,
A
2
输入) 。当一个正确的比较X24C01A
A
1
和
1010[B].
图4.从地址
设备类型
识别码
输出一个应答在SDA线上。根据不同的
在R / W位的状态下, X24C01A将执行一个读
或写操作。
写操作
字节写
对于写操作, X24C01A需要第二
解决网络连接场。该地址连接场是字地址,
由8位,提供访问的任何一个
128个字的存储器。注意:最显著位
1
0
1
0
A2
A1
A0
读/写
设备
地址
3841 FHD F08
是不在乎。一旦接收到该字的处理
X24C01A响应一个应答,并等待
接下来的8个数据位,有再次响应
承认。然后主机终止转让
通过产生一个停止条件,此时X24C01A
开始内部写周期到非易失性存储器。
接下来的三个显著位解决特定
装置。系统可以有多达八个X24C01A
总线上的设备(参见图10)。八地址
德网络定义了A的状态
0
, A
1
AND A
2
输入。
从机地址的最后一位定义操作要
进行。当设置为1的读出操作是
而内部写周期正在进行中的X24C01A
输入被禁止,并且该设备将不响应
从主任何请求。请参考图5为
地址,确认和数据传输序列。
选择,当设定为零的写操作被选择。
图5.字节写
S
T
总线活动:
主
A
R
SLAVE
地址
字
地址
数据
S
T
O
P
T
S
A
C
A
C
A
C
SDA线
总线活动:
X24C01A
P
K
K
K
3841 FHD F09
图6.页写
S
T
总线活动:
主
A
R
SLAVE
地址
WORD地址n
数据N
数据N - 1
数据n + 3
S
T
O
P
T
S
A
C
A
C
A
C
A
C
A
C
SDA线
总线活动:
X24C01A
P
K
K
K
K
K
3841 FHD F10
注:在本例中,N = XXXX 0000 (B ) ; x = 1或0
4
X24C01A
设备寻址
在开始状态之后,主机必须输出
它正在访问的从站的地址。最显着的
4位从机地址是设备类型
标识符(参见图4) 。对于X24C01A这是固定的
1010[B].
图4.从地址
设备类型
识别码
1
0
1
0
A2
A1
A0
读/写
之后,在开始条件下, X24C01A监控
比较从机地址是和Transmit SDA总线
泰德其从机地址(设备类型和状态
0
,
A
1
AND A
2
输入) 。当一个正确的比较X24C01A
输出一个应答在SDA线上。根据
在R / W位的状态下, X24C01A将执行一个读
或写操作。
写操作
字节写
对于写操作, X24C01A需要第二
解决网络连接场。该地址连接场是字地址,
由八个比特,提供访问的任一项
在128个字的存储器。注意:最显著位
是不在乎。一旦接收到该字的处理
X24C01A响应一个应答,并等待
接下来的8个数据位,有再次响应
承认。然后主机终止转让
通过产生一个停止条件,此时X24C01A
开始内部写周期到非易失性存储器。
而内部写周期正在进行中的X24C01A
输入被禁止,并且该设备将不响应
从主任何请求。请参考图5为
地址,确认和数据传输序列。
设备
地址
3841 FHD F08
接下来的三个显著位解决特定
装置。系统可以有多达八个X24C01A
总线上的设备(参见图10)。八地址
都德网络定义了A的状态
0
, A
1
AND A
2
输入。
从地址去连接的最后一位网元的操作
来执行。当设置为1的读出操作是
选择,当设定为零的写操作被选择。
图5.字节写
S
T
总线活动:
A
R
主
T
SDA线
总线活动:
X24C01A
S
A
C
K
SLAVE
地址
字
地址
数据
S
T
O
P
P
A
C
K
A
C
K
3841 FHD F09
图6.页写
S
T
总线活动:
A
R
主
T
SDA线
总线活动:
X24C01A
S
A
C
K
A
C
K
A
C
K
A
C
K
A
C
K
3841 FHD F10
SLAVE
地址
WORD地址n
数据N
数据N - 1
数据n + 3
S
T
O
P
P
注:在本例中,N = XXXX 0000 (B ) ; x = 1或0
4