64K
X24641
400 KHz的2线串行é
2
舞会
描述
8K ×8位
特点
1.8V至3.6V , 2.5V至5.5V和4.5V至5.5V
电力操作电源
低功耗CMOS
-active读取电流小于1mA
-active写电流小于3毫安
-Standby电流小于1
A
400kHz的快速模式2线串行接口
升降压到1.8V
- 施密特触发输入噪声抑制
对于地面反弹 - 输出斜率控制
消声
内部分为8K ×8
32字节页写模式
-Minimizes每字节写入时间总
硬件写保护
双向数据传输协议
自定时写周期
5毫秒的 - 典型写周期时间
高可靠性
-Endurance :100万次
- 数据保存: 100年
8引脚SOIC
该X24641是CMOS串行é
2
PROM存储器,
内部组织8K X 8该器件具有一个
串行接口和软件协议,允许操
化上的一个简单的两线总线。总线工作在
400KHz时一路下跌到1.8V 。
三种设备选择输入(S
0
–S
2
)允许多达8个
设备共享一个通用的两线总线。
硬件写保护通过写提供
保护对X24641 ( WP )输入引脚。当WP
引脚为高电平时,串行E的上象限
2
舞会
阵列进行保护,防止任何非易失性写
企图。
Xicor公司的串行ê
2
PROM存储器的设计和
测试需要延长续航能力的应用程序。
固有的数据保存超过100年。
工作原理图
串行ê
2
PROM数据
和地址( SDA )
数据寄存器
解码逻辑
命令
解码
和
控制
逻辑
SCL
页面
解码
逻辑
S2
S1
S0
设备
SELECT
逻辑
写
保护
逻辑
E
2
舞会
ARRAY
8K ×8
WP
写入电压
控制
7026 FM 01
Xicor公司, 1995年, 1996年专利待定
7026 97年3月27日T0 / C0 / D0 SH
1
特性如有变更,恕不另行通知
X24641
设备操作
该设备支持双向的,面向总线
协议。该协议去连接网元发送的任何设备
数据在总线上的一个发送器,而接收
设备作为接收器。该设备控制
转移是一个主设备和装置被控制的
奴隶。主人总是启动数据传输
FERS ,并提供时钟用于发送和
接收操作。因此,该设备将
认为在所有应用中的奴隶。
时钟和数据约定
SDA线上只能在改变数据状态
SCL为低电平。在SCL为高电平,SDA状态的改变是
用于指示启动和停止条件保留。参考
图1和图2 。
启动条件
所有的命令都冠以启动条件,
这是一个高的时候的SCL ,SDA低电平转换
为HIGH 。该装置连续监视SDA
而对于起始条件和SCL线将不
响应任何命令,直到这个条件已
会见。
图1.数据有效性
SCL
SDA
数据稳定
数据
变化
7026 FM 03
启动和停止图2.定义
SCL
SDA
开始位
停止位
7026 FM 04
3