初步信息
引脚7号
X24042连接
4K
X24042
串行ê
2
舞会
描述
512 ×8位
典型特征
2.7V至5.5V电源
低功耗CMOS
-active读取电流小于1mA
-active写入电流小于3mA
-Standby电流小于50
A
内部分为512 ×8
2线串行接口
-Bidirectional数据传输协议
十六个字节页写模式
-Minimizes每字节写入时间总
自定时写周期
5毫秒 - 典型写周期时间
高可靠性
-Endurance : 100,000次
- 数据保存: 100年
8针mini- DLP和8引脚SOIC封装
该X24042是CMOS 4096位串行ê
2
舞会,
内部组织512× 8 X24042有
串行接口和软件协议,允许操作
在一个简单的两线总线。
该X24042是用纤维制作Xicor公司的先进CMOS
纹理聚浮动门技术。
该X24042采用Xicor公司专有的直接写入
TM
电池提供10万次的最低耐力
和100年的最小数据保持力。
工作原理图
( 8 ) VCC
(4)的VSS
(5) ,SDA
开始
停止
逻辑
控制
逻辑
从机地址
注册
+比较器
XDEC
E
2
舞会
32 X 128
启动循环
H.V. GENERATION
定时
&放大器;控制
( 6 ) SCL
(3) A2
(2) A1
(1) A0
负载
INC。
字
地址
计数器
读/写
YDEC
8
CK
针
DOUT
确认
3849 FHD F01
数据寄存器
DOUT
Xicor公司1991年专利待定
3849-1
1
特性如有变更,恕不另行通知
X24042
设备寻址
在开始状态之后,主机必须输出
它正在访问的从站的地址。最显着的
4位从机地址是设备类型
标识符(参见图4) 。对于X24042这是固定的
1010[B].
图4.从地址
设备类型
识别码
1
0
1
0
A2
高
订单
字
地址
A1
A0
读/写
从地址去连接的最后一位网元的操作
来执行。当设置为1的读出操作是
选择,当设定为零的写操作被选择。
继启动条件时, X24042监控
比较从机地址是和Transmit SDA总线
与泰德的从地址(设备类型和状态
A2和A1的输入) 。当一个正确的比较X24042
输出一个应答在SDA线上。根据
在R / W位的状态下, X24042将执行一个读
或写操作。
写操作
字节写
对于写操作, X24042需要第二
解决网络连接场。该地址连接场是字地址,
由八个比特,提供访问的任一项
512字的内存选择页面。上
收到字地址X24042与响应的
一个应答,并等待下一个8位数据,
再次响应产生确认。主
然后终止该转让产生一个停止条件
化,此时, X24042开始内部写
循环到非易失性存储器。而内部写
周期正在进行中的X24042输入被禁止,并
该设备将无法从任何请求作出回应
高手。请参考图5为地址,确认
和数据传输序列。
设备
地址
3849 FHD F09
接下来的两个显著位解决特定的
装置。系统可以有多达四个X24042设备
在总线上(见图10) 。四个地址
由A1和A2输入的状态来定义。
从机地址的下位的延伸
数组的地址和的值与8位
在字地址科幻场地址,可直接
访问整个512 ×8的阵列。
图5.字节写
S
T
A
总线活动:
R
主
T
SDA线
总线活动:
X24042
S
A
C
K
SLAVE
地址
字
地址
数据
S
T
O
P
P
A
C
K
A
C
K
3849 FHD F10
5