怀特电子设计
WV3HG64M72EER-D6
高级*
512MB - 64Mx72 DDR2 SDRAM注册DIMM ,W / PLL
特点
注册240针,双列直插存储器模块
快速数据传输率: PC2-6400 * , PC2-5300 * ,
PC2-4200和PC2-3200
采用800 * , 667 * , 533和400 MT / s的DDR2
SDRAM组件
V
CC
= V
CCQ
= 1.8V ± 0.1V
V
CCSPD
= 1.7V至3.6V
JEDEC标准的1.8V的I / O( SSTL_18兼容)
差分数据选通( DQS , DQS # )选项
四位预取架构
多个内部器件银行并发
手术
支持重复的输出选通( RDQS / RDQS # )
写延时=读延迟1
TCK
可编程CAS#延迟(CL) : 3,4, 5 * 6 *
可调节的数据输出驱动强度
片上端接( ODT )
7.8μs平均周期刷新间隔
发布于CAS#延迟:0, 1,2, 3和4
串行存在检测( SPD )与EEPROM
自动&自我刷新( 8K / 64ms的刷新)
金缘接触
符合RoHS
封装选项
240针DIMM
PCB - 30.00毫米( 1.181" ) TYP
描述
该WV3HG64M72EER是64Mx72双数据
率DDR2 SDRAM高密度模块。此内存
模块由9 64Mx8位有4个DDR2银行
同步DRAM的FBGA封装,安装在
240针DIMM FR4基板。
*本产品正在开发中,是不是对外贸易资质网络编辑或特点,并须
更改或取消,恕不另行通知。
注:可用性咨询工厂:
供应商源控制选项
工业温度选项
工作频率
PC2-3200
时钟速度
CL -T
RCD
-t
RP
*咨询工厂的可用性
PC2-4200
266MHz
4-4-4
PC2-5300*
333MHz
5-5-5
PC2-6400*
400MHz
6-6-6
200MHz
3-3-3
2006年8月
第1版
1
怀特电子设计公司 ( 602 ) 437-1520 www.wedc.com
怀特电子设计
引脚配置
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
符号
V
REF
V
SS
DQ0
DQ1
V
SS
DQS0#
DQS0
V
SS
DQ2
DQ3
V
SS
DQ8
DQ9
V
SS
DQS1#
DQS1
V
SS
RESET#
NC
V
SS
DQ10
DQ11
V
SS
DQ16
DQ17
V
SS
DQS2#
DQS2
V
SS
DQ18
DQ19
V
SS
DQ24
DQ25
V
SS
DQS3#
DQS3
V
SS
DQ26
DQ27
V
SS
CB0
CB1
V
SS
DQS8#
DQS8
V
SS
CB2
CB3
V
SS
V
CC
CKE0
V
CC
NC
NC
V
CC
A11
A7
V
CC
A5
PIN号
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
符号
A4
V
CC
A2
V
CC
V
SS
V
SS
V
CC
NC
V
CC
A10/AP
BA0
V
CC
WE#
CAS #
V
CC
NC
NC
V
CC
V
SS
DQ32
DQ33
V
SS
DQS4#
DQS4
V
SS
DQ34
DQ35
V
SS
DQ40
DQ41
V
SS
DQS5#
DQS5
V
SS
DQ42
DQ43
V
SS
DQ48
DQ49
V
SS
SA2
NC
V
SS
DQS6#
DQS6
V
SS
DQ50
DQ51
V
SS
DQ56
DQ57
V
SS
DQS7#
DQS7
V
SS
DQ58
DQ59
V
SS
SDA
SCL
PIN号
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
符号
V
SS
DQ4
DQ5
V
SS
DM0/DQS9
NC/DQS9#
V
SS
DQ6
DQ7
V
SS
DQ12
DQ13
V
SS
DM1/DQS10
NC/DQS10#
V
SS
NC
NC
V
SS
DQ14
DQ15
V
SS
DQ20
DQ21
V
SS
DM2/DQS11
NC/DQS11#
V
SS
DQ22
DQ23
V
SS
DQ28
DQ29
V
SS
DM3/DQS12
NC/DQS12#
V
SS
DQ30
DQ31
V
SS
CB4
CB5
V
SS
DM8/DQS17
NC/DQS17#
V
SS
CB6
CB7
V
SS
V
CC
NC
V
CC
NC
NC
V
CC
A12
A9
V
CC
A8
A6
PIN号
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
符号
V
CC
A3
A1
V
CC
CK0
CK0#
V
CC
A0
V
CC
BA1
V
CC
RAS #
CS0#
V
CC
ODT0
A13
V
CC
V
SS
DQ36
DQ37
V
SS
DM4/DQS13
NC/DQS13#
V
SS
DQ38
DQ39
V
SS
DQ44
DQ45
V
SS
DM5/DQS14
NC/DQS14#
V
SS
DQ46
DQ47
V
SS
DQ52
DQ53
V
SS
NC
NC
V
SS
DM6/DQS15
NC/DQS15#
V
SS
DQ54
DQ55
V
SS
DQ60
DQ61
V
SS
DM7/DQS16
NC/DQS16#
V
SS
DQ62
DQ63
V
SS
V
CC
SPD
SA0
SA1
2
WV3HG64M72EER-D6
先进
引脚名称
引脚名称
A0-A13
BA0,BA1
DQ0-DQ63
CB0-CB7
DQS0-DQS17
DQS0#-DQS17#
DM0 - DM8
ODT0
CK0,CK0#
CKE0
CS0#
RAS #
CAS #
WE#
RESET#
V
CC
V
SS
SA0-SA2
SDA
SCL
V
REF
V
CC
SPD
NC
功能
地址输入
SDRAM行地址
数据输入/输出
校验位
数据选通信号
数据选通信号的补
数据口罩
片上终端控制
时钟输入
时钟使能
芯片选择
行地址选通
列地址选通
写使能
寄存器复位输入/ PLL OE
内核和I / O电源( 1.8V )
地
SPD地址
SPD数据输入/输出
串行存在检测( SPD )时钟输入
输入/输出参考电压
SPD电源
备用针,无连接
2006年8月
第1版
怀特电子设计公司 ( 602 ) 437-1520 www.wedc.com
怀特电子设计
功能框图
RCS0#
DQS0
DQS0#
DM0/DQS9
NC/DQS9#
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
WV3HG64M72EER-D6
先进
DQS4
DQS4#
DM4/DQS13
NC/DQS13#
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQS1
DQS1#
DM1/DQS10
NC/DQS10#
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
DQS5
DQS5#
DM5/DQS14
NC/DQS14#
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQS2
DQS2#
DM2/DQS11
NC/DSS11#
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
DQS6
DQS6#
DM6/DQS15
NC/DQS15#
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQS3
DQS3#
DM3/DQS12
NC/DSS12#
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
DQS7
DQS7#
DM7/DQS16
NC/DQS16#
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
串行PD
SCL
WP A0
A1
A2
SDA
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQS8
DQS8#
DM8/DQS17
NC/DSS17#
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
SA0 SA1 SA2
DM /
RDQS
NU / CS # DQS DQS #
RDQS #
V
CCSPD
V
CC
/V
CCQ
V
REF
V
SS
串行PD
DDR2 SDRAM芯片
DDR2 SDRAM芯片
DDR2 SDRAM芯片
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
CS0#
BA0 - BA1
A0 - A13
RAS #
CAS #
WE#
CKE0
ODT0
RESET # **
PCK7**
PCK7#**
1:2
R
E
G
I
S
T
E
R
RST #
CK0
RCS0 # : DDR2 SDRAM芯片
RBA0 - RBA1 : DDR2 SDRAM芯片
RA0 - RA13 : DDR2 SDRAM芯片
RRAS # : DDR2 SDRAM芯片
RCAS # : DDR2 SDRAM芯片
RWE # : DDR2 SDRAM芯片
RCKE0 : DDR2 SDRAM芯片
RODT0 : DDR2 SDRAM芯片
CK0#
RESET#
P
L
L
OE
PCK0 - PCK6 , PCK8 , PCK9
CK : DDR2 SDRAM芯片
CK # : DDR2 SDRAM芯片
PCK0 # -PCK6 # , PCK8 # , PCK9 #
PCK7
CK :注册
PCK7#
CK # :注册
注:所有电阻值是22欧姆,除非另有规定ED 。
** RESET # , PCK7和RCK7 #连接两个寄存器。等信号连接到两个寄存器中的一个。
2006年8月
第1版
3
怀特电子设计公司 ( 602 ) 437-1520 www.wedc.com
怀特电子设计
直流工作条件
参考V所有电压
SS
参数
电源电压
I / O参考电压
I / O终端电压
SPD电源电压
符号
V
CC
V
REF
V
TT
V
CCSPD
民
1.7
0.49 x垂直
CC
V
REF
-0.04
1.7
典型
1.8
0.50 x垂直
CC
V
REF
-
WV3HG64M72EER-D6
先进
最大
1.9
0.51 x垂直
CC
V
REF
+0.04
3.6
单位
V
V
V
V
笔记
3
1
2
注意事项:
1
V
REF
预计相当于V
CC/2
发送装置和跟踪变化的相同的DC电平。峰 - 峰值噪声
V
REF
不得超过的+/- 1 %的
直流值。在V峰至峰AC噪音
REF
不得超过V的+/- 2%
REF
。该测定是将要采取在最接近V
REF
旁路电容。
2. V
TT
不直接向设备施加。 V
TT
是预期的系统供给的信号终止电阻器,被设置等于V
REF
并且必须跟踪变化为V的DC电平
REF
.
3. V
CCQ
所有集成电路都连接到V
CC
.
绝对最大额定值
符号
V
CC
V
IN
, V
OUT
T
英镑
参数
在V电压
CC
引脚相对于V
SS
任何引脚相对于V电压
SS
储存温度
输入漏电流:任何输入
0V<VIN<V
CC
; V
REF
输入
0V<VIN<0.95V ;其它引脚没有被测= 0V
输出漏电流;
0V<VOUT<V
CC
; DQS和ODT是禁用
V
REF
漏电流; V
REF
=有效V
REF
水平
命令/地址,
RAS # , CAS # , WE# ,
CS # , CKE
CK , CK #
DM
I
OZ
I
VREF
DQ , DQS , DQS #
民
-0.5
- 0.5
-55
-5
-10
-5
-5
-18
最大
2.3
2.3
100
5
A
10
5
5
18
A
A
单位
V
V
°C
I
L
电容
T
A
= 25 ° C,F = 100MHz的
参数
输入电容: ( A0 A13 , BA0 BA1 , RAS # , CAS # , WE# )
输入电容( CKE0 ) , ( ODT0 )
输入电容: ( CS0 # )
输入电容: ( CK0 , CK0 # )
输入电容: ( DM0 DM8 ) , DQS0 DQS17 )
输入/输出电容( DQ0 DQ63 ) , ( CB0 CB7 )
符号
CIN
1
CIN
2
CIN
3
CIN
4
CIN
5
COUT
1
民
11
11
11
10
6.5
6.5
最大
12
12
12
11
8
8
单位
pF
pF
pF
pF
pF
pF
2006年8月
第1版
4
怀特电子设计公司 ( 602 ) 437-1520 www.wedc.com
怀特电子设计
参数
工作温度(商业)
符号
豪饮者
等级
0到+ 85C
WV3HG64M72EER-D6
先进
工作温度条件
单位
°C
笔记
1, 2
注意:
1.工作温度是在DRAM中心/顶侧的情况下表面温度。为测量条件,请参阅JEDEC JESD51.2
2.在0至+85
° C,工作温度范围,所有的DRAM特定网络连接的阳离子会得到支持。
直流输入逻辑电平
参考V所有电压
SS
参数
输入高电平(逻辑1 )电压
输入低电平(逻辑0 )电压
符号
V
IH
(DC)的
V
IL
(DC)的
民
V
REF
+ 0.125
- 0.300
最大
V
CC
+ 0.300
VREF - 0.125
单位
V
V
AC输入逻辑电平
参考V所有电压
SS
参数
AC输入高电平(逻辑1 )电压
DDR2-400 & DDR2-533
AC输入高电平(逻辑1 )电压
DDR2-667
AC输入高电平(逻辑0 )电压
DDR2-400 & DDR2-533
AC输入高电平(逻辑0 )电压
DDR2-667
符号
V
IH
(AC)的
V
IH
(AC)的
V
IL
(AC)的
V
IL
(AC)的
民
V
REF
+ 0.250
V
REF
+ 0.200
-
-
最大
-
-
V
REF
- 0.250
V
REF
- 0.200
单位
V
V
V
V
2006年8月
第1版
5
怀特电子设计公司 ( 602 ) 437-1520 www.wedc.com