初步W89C926 PENTIC +
PCMCIA以太网
双绞线接口控制器
概述
该W89C926 PENTIC +是一款CMOS器件专为轻松实现PCMCIA R2.1的
兼容CSMA / CD的局域网。该W89C926结合了W89C902串行局域网
协处理器双绞线( SLCT )用PCMCIA总线接口( PBI ) ,从而融入
单芯片的所有寄存器和必要的逻辑连接SLCT缓冲的SRAM ,闪存
存储器(或EEPROM ) ,以及PCMCIA系统总线。
在PCMCIA总线接口(PBI )被设计成提供无开关设置架构,允许
该卡设置到通过软件进行配置。它实现了一套完整的PCMCIA注册了
PCMCIA R2.1兼容性和无开关卡置一组配置寄存器。卡
通过修改配置寄存器的内容,可以快速,轻松地进行配置。该
PENTIC +可以共享内存模式和运行NE2000
TM
在16位总线I / O模式驱动程序
界面。不需要任何额外的努力来确保软件的兼容性。
该PENTIC +提供了一个灵活的快闪记忆体(高达128 KB) / EEPROM(最多512个字节)
架构PCMCIA非易失性存储器和一个ID /配置自动加载架构
上电初始化。供应商可以存储Ethernet的ID ,配置和独联体在闪
内存或EEPROM 。该PENTIC +会自动加载必要的信息时,接通电源。
特点
运行与NE2000
TM
或共享存储器的驱动
支持高达128 KB的快闪记忆体( 8K / 112K的属性/公共存储器)或512字节
EEPROM (仅适用于属性内存)的非易失性存储器
使用一个16 KB的SRAM或一个32 KB的SRAM (如EEPROM时) 16 KB以太网环形缓冲区
供上电初始化自动负载算法
支持必要的PCMCIA寄存器
配置寄存器允许无开关卡的设置
提供UTP / BNC自动介质切换功能
驱动器所需的LED网络状态显示
具有低功耗单5V电源供电
100引脚薄型封装( TQFP )适合PCMCIA II型曲线
ETHERNET
是施乐公司的注册商标。
NE2000
TM
是Novell , Inc.的商标。
-1-
出版日期: 1996年1月
修订版A1
W89C926 PENTIC +
引脚配置
E
E
C
S
M / M
,
S M S / /
一个S A的R F
1 R 1 C C
1个D 0 S S小
M
S
D
7
M
S
D
6
M
S
D
5
M
S
D
4
M
S
D
3
M
S
A
1
6
M
S
A C C R R牛逼
1 D D X X X
5 + - + - +
A
的Tg
×N个
- D
/
G
D
一件T牛逼R R
L
V X X X ×g的
C 0 O I I N X X不适用
C + - + - D 1 2千
/
A
C
T
L
E
D
T
H
I
N
8 7
0 9
MSA9
MSA8
V
CC
MSA13
GND
MSWR
MSD2
MSD1
MSD0
MSA0
MSA1
MSA2
MSA3
MSA4
MSA5
MSA6
MSA7
MSA12
MSA14
IOS16
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
7 7 7
8 7 6
7
5
7 7
4 3
7 7
2 1
7 6
0 9
6
8
6 6
7 6
6
5
6 6 6
4 3 2
6 6
1 0
5
9
5 5
8 7
5
6
5 5 5
5 4 3
5
2
5
1
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
3
0
HD3
HD4
HD11
HD5
HD12
V
CC
HD6
GND
HD13
HD7
HD14
CE1
HD15
HA10
CE2
OE
HA11
IORD
HA9
IOWR
.
1
2 3
4
5
6 7
8
1
9 0
1 1 1
1 2 3
1 1 1
4 5 6
1 1 1
7 8 9
2
0
2
1
2
2
2
3
2
4
2 2
5 6
2
7
2 2
8 9
H H V H·G H H H H H / H /
D D C D N D D D A A R A我
1 2 C 9 D 1 8 0 0 1 C 2 N
0
P
G
A
C
K
深高D / H R H H H H
G A V W A E A A A A
N 3 C A 4 S 5 6 7 1
2
E
D
C I
T
T
H
A
1
5
H
A
1
6
/ /
I W
E
Q
H
A
1
4
H H
A A
1 8
3
-2-
W89C926 PENTIC +
引脚说明,继续
名字
MSA0-7
MSA8-10
MSA11-13
MSA14-16
MSD0-2
MSD3-7
数
90-97
82, 81, 78
80, 98, 84
99, 69, 70
89-87
71-75
TYPE
O / TTL
描述
内存支持地址:
用于译码锁存地址接入到导通
板载显存。
内存支持接口
IO/3SH
I/O/3SH
内存支持数据总线:
双向板载存储器数据总线。
EEPROM接口:
在EEPROM中的自动装载或读/写序列
MSD0从/到用作串行数据输入/输出
EEPROM , MSD1输出EEPROM命令
EEPROM和MSD2发送一个时钟周期为1.2
微秒。此功能仅当
EECS / FCS是在H / W复位低。
RCS
77
O / TTL
SRAM芯片选择:
RCS
对于SRAM芯片是断言的PENTIC +
在缓冲存储器访问允许。
EECS /
FCS
76
O/3SH
非易失性内存芯片选择:
EECS / FCS是为芯片使能断言的PENTIC +
在非易失性存储器的访问。它是有源低
闪存启用和高电平有效的EEPROM芯片
启用。
I/3SH
非易失性内存检测:
在H / W复位, PENTIC +将确定
通过采样现有非易失性存储器类型
该引脚上的电平。如果此引脚外部上拉
高配470K欧姆的电阻,该PENTIC +会
确定该存储器是闪速存储器;如果销
被拉低以470K欧姆的电阻器,它将确定
该存储器是一个EEPROM 。
MSRD
79
O / TTL
内存支持阅读:
MSRD
为有效的PENTIC +选通的读数据
从板上存储器。 SRAM和闪存
内存使用
MSRD
如所读取的命令选通。
-5-
出版日期: 1996年1月
修订版A1
初步W89C926 PENTIC +
PCMCIA以太网
双绞线接口控制器
概述
该W89C926 PENTIC +是一款CMOS器件专为轻松实现PCMCIA R2.1的
兼容CSMA / CD的局域网。该W89C926结合了W89C902串行局域网
协处理器双绞线( SLCT )用PCMCIA总线接口( PBI ) ,从而融入
单芯片的所有寄存器和必要的逻辑连接SLCT缓冲的SRAM ,闪存
存储器(或EEPROM ) ,以及PCMCIA系统总线。
在PCMCIA总线接口(PBI )被设计成提供无开关设置架构,允许
该卡设置到通过软件进行配置。它实现了一套完整的PCMCIA注册了
PCMCIA R2.1兼容性和无开关卡置一组配置寄存器。卡
通过修改配置寄存器的内容,可以快速,轻松地进行配置。该
PENTIC +可以共享内存模式和运行NE2000
TM
在16位总线I / O模式驱动程序
界面。不需要任何额外的努力来确保软件的兼容性。
该PENTIC +提供了一个灵活的快闪记忆体(高达128 KB) / EEPROM(最多512个字节)
架构PCMCIA非易失性存储器和一个ID /配置自动加载架构
上电初始化。供应商可以存储Ethernet的ID ,配置和独联体在闪
内存或EEPROM 。该PENTIC +会自动加载必要的信息时,接通电源。
特点
运行与NE2000
TM
或共享存储器的驱动
支持高达128 KB的快闪记忆体( 8K / 112K的属性/公共存储器)或512字节
EEPROM (仅适用于属性内存)的非易失性存储器
使用一个16 KB的SRAM或一个32 KB的SRAM (如EEPROM时) 16 KB以太网环形缓冲区
供上电初始化自动负载算法
支持必要的PCMCIA寄存器
配置寄存器允许无开关卡的设置
提供UTP / BNC自动介质切换功能
驱动器所需的LED网络状态显示
具有低功耗单5V电源供电
100引脚薄型封装( TQFP )适合PCMCIA II型曲线
ETHERNET
是施乐公司的注册商标。
NE2000
TM
是Novell , Inc.的商标。
-1-
出版日期: 1996年1月
修订版A1
W89C926 PENTIC +
引脚配置
E
E
C
S
M / M
,
S M S / /
一个S A的R F
1 R 1 C C
1个D 0 S S小
M
S
D
7
M
S
D
6
M
S
D
5
M
S
D
4
M
S
D
3
M
S
A
1
6
M
S
A C C R R牛逼
1 D D X X X
5 + - + - +
A
的Tg
×N个
- D
/
G
D
一件T牛逼R R
L
V X X X ×g的
C 0 O I I N X X不适用
C + - + - D 1 2千
/
A
C
T
L
E
D
T
H
I
N
8 7
0 9
MSA9
MSA8
V
CC
MSA13
GND
MSWR
MSD2
MSD1
MSD0
MSA0
MSA1
MSA2
MSA3
MSA4
MSA5
MSA6
MSA7
MSA12
MSA14
IOS16
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
7 7 7
8 7 6
7
5
7 7
4 3
7 7
2 1
7 6
0 9
6
8
6 6
7 6
6
5
6 6 6
4 3 2
6 6
1 0
5
9
5 5
8 7
5
6
5 5 5
5 4 3
5
2
5
1
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
3
0
HD3
HD4
HD11
HD5
HD12
V
CC
HD6
GND
HD13
HD7
HD14
CE1
HD15
HA10
CE2
OE
HA11
IORD
HA9
IOWR
.
1
2 3
4
5
6 7
8
1
9 0
1 1 1
1 2 3
1 1 1
4 5 6
1 1 1
7 8 9
2
0
2
1
2
2
2
3
2
4
2 2
5 6
2
7
2 2
8 9
H H V H·G H H H H H / H /
D D C D N D D D A A R A我
1 2 C 9 D 1 8 0 0 1 C 2 N
0
P
G
A
C
K
深高D / H R H H H H
G A V W A E A A A A
N 3 C A 4 S 5 6 7 1
2
E
D
C I
T
T
H
A
1
5
H
A
1
6
/ /
I W
E
Q
H
A
1
4
H H
A A
1 8
3
-2-
W89C926 PENTIC +
引脚说明,继续
名字
MSA0-7
MSA8-10
MSA11-13
MSA14-16
MSD0-2
MSD3-7
数
90-97
82, 81, 78
80, 98, 84
99, 69, 70
89-87
71-75
TYPE
O / TTL
描述
内存支持地址:
用于译码锁存地址接入到导通
板载显存。
内存支持接口
IO/3SH
I/O/3SH
内存支持数据总线:
双向板载存储器数据总线。
EEPROM接口:
在EEPROM中的自动装载或读/写序列
MSD0从/到用作串行数据输入/输出
EEPROM , MSD1输出EEPROM命令
EEPROM和MSD2发送一个时钟周期为1.2
微秒。此功能仅当
EECS / FCS是在H / W复位低。
RCS
77
O / TTL
SRAM芯片选择:
RCS
对于SRAM芯片是断言的PENTIC +
在缓冲存储器访问允许。
EECS /
FCS
76
O/3SH
非易失性内存芯片选择:
EECS / FCS是为芯片使能断言的PENTIC +
在非易失性存储器的访问。它是有源低
闪存启用和高电平有效的EEPROM芯片
启用。
I/3SH
非易失性内存检测:
在H / W复位, PENTIC +将确定
通过采样现有非易失性存储器类型
该引脚上的电平。如果此引脚外部上拉
高配470K欧姆的电阻,该PENTIC +会
确定该存储器是闪速存储器;如果销
被拉低以470K欧姆的电阻器,它将确定
该存储器是一个EEPROM 。
MSRD
79
O / TTL
内存支持阅读:
MSRD
为有效的PENTIC +选通的读数据
从板上存储器。 SRAM和闪存
内存使用
MSRD
如所读取的命令选通。
-5-
出版日期: 1996年1月
修订版A1