W83194BR-KX
无级3 -DIMM K7时钟
1.0概述
该W83194BR - KX是一个时钟合成器提供所需的AMD K7所有时钟。
W83194BR - KX提供64个CPU / PCI频率,这是可选择的平滑过渡由
硬件或软件。 W83194BR - KX还提供了无延时控制13 SDRAM的时钟
buffer_in引脚。
该W83194BR - KX通过控制VCO频率提供无级频率编程。和
可编程PCI时钟输出分频比。看门狗定时器打趣说,当超时时,
RESET #引脚将输出4ms的脉冲信号。
该W83194BR - KX接受14.318 MHz参考晶振作为它的输入。在扩频建
±0.5 %或± 0.25 %,以降低EMI 。可编程停止单独的时钟输出和频率
经过我的选择
2
C接口。该设备符合奔腾电稳定,这就要求
CPU和PCI时钟是在上电后2毫秒的稳定。使用双功能引脚的插槽( ISA ,
PCI , CPU , DIMM )不推荐。
2.0产品特点
支持AMD的CPU与I
2
C.
3 CPU时钟周期(一个自由运行的时钟芯片通过I2C控制)
13 SDRAM的时钟3的DIMM
6个PCI同步时钟
用于多处理器支持一个IOAPIC时钟
可选择单一或混合供电:
( Vddq1 = Vddq2 = Vddq3 = Vddq4 = VddL1 = VddL2 = 3.3V )或( Vddq1 = Vddq2 = Vddq3 = Vddq4 =
3.3V , VddL1 = VdqL2 = 2.5V )
< 250PS歪斜之间的CPU和SDRAM时钟
< 250PS歪斜之中PCI时钟
从缓冲器输入< 5ns的传播延迟SDRAM
从CPU (早期)到PCI时钟1为4ns , 2.6ns中心倾斜。
与选择平滑的频率开关,从66 MHz到200 MHz的CPU
无级变频编程通过控制VCO频率。和时钟输出分频比
可编程偏移和驱动力的CPU和SDRAM的时钟输出
I
2
C 2线串行接口和I
2
回读
±0.25 %或± 0.5 %扩频功能以降低EMI
可编程寄存器使能/停止每个输出和选择模式
MODE引脚用于电源管理和RESET #出来的时候系统挂起
一个48兆赫的USB & 1 24 MHz的超级I / O
48引脚SSOP封装
-1-
出版日期: 2000年5月
修订版0.42
W83194BR-KX
初步
4.1水晶I / O
符号
XIN
XOUT
针
4
5
I / O
IN
OUT
功能
晶振输入,带内部负载电容和
反馈电阻。
晶体输出14.318MHz标称。
4.2的CPU , SDRAM , PCI , IOAPIC时钟输出
符号
CPUT_CS
CPU_C0
CPU_T0
SDRAM [ 0 : 12 ]
针
46
44
43
17,18,20,21,28,2
9,31,32,34,
35,37,38,40
7
I / O
OD
功能
CPU_C0和CPU_T0是差分漏极开路
CPU的时钟K7 。 CPUT_CS是开漏引脚
该芯片组。它具有相同的相位关系为
CPU_T0.
SDRAM时钟输出。从扇出缓冲器输出
BUFFER IN引脚。 (由芯片控制)他们是
当PD #置为低电平禁用。
正常运行期间免费运行PCI时钟。
锁存输入。模式1 = 1时,引脚13是PCICLK 5;
*模式1 = 0 , RESET #漏极开路。 ( 4ms的低电平有效
脉冲时,看门狗超时)
低偏移( < 250PS ) PCI时钟输出。
锁存输入FS1在初始上电的H / W
选择的CPU, SDRAM的输出频率与
PCI时钟。
低偏移( < 250PS ) PCI时钟输出。同步
以CPU时钟与1-48ns歪斜( CPU月初) 。
低偏移( < 250PS ) PCI时钟输出。
模式1 = 1时,引脚13是PCICLK5 ; *模式1 = 0 , RESET #
漏极开路。 ( 4ms的低电平有效脉冲时,看门狗
暂停)
投入扇出的SDRAM输出。
当此引脚设定为所有的时钟都将停止
低。
OUT
PCICLK0/
*MODE1
I / O
PCICLK1/*FS1
8
I / O
PCICLK [2: 4]
PCICLK5/RESET#
10, 11,12
13
OUT
I / O
BUFFER IN
* PD #
15
41
IN
IN
-3-
出版日期: 2000年5月
修订版0.42
W83194BR-KX
初步
4.3 I
2
C控制接口
符号
* SDATA
* SDCLK
针
23
24
I / O
I / O
IN
功能
我的串行数据
2
内部C 2线控制接口
上拉电阻。
我串行时钟
2
与C 2线控制接口
内部上拉电阻。
4.4固定频率输出
符号
REF0 / * FS4
针
2
I / O
I / O
功能
14.318MHz的参考时钟。
锁存输入FS4在初始上电的H / W
选择的CPU, SDRAM的输出频率与
PCI时钟
REF1 / * FS0
48
I / O
14.318MHz的参考时钟。
锁存输入FS0在初始上电的H / W
选择的CPU, SDRAM的输出频率与
PCI时钟。
24_48MHz / * FS3
25
I / O
的24MHz输出时钟。
锁存输入FS3在初始上电的H / W
选择的CPU, SDRAM的输出频率与
PCI时钟。
为48MHz / * FS2
26
I / O
48MHz的输出用于USB正常操作期间。
锁存输入FS2在初始上电的H / W
选择的CPU, SDRAM的输出频率与
PCI时钟。
4.5电源引脚
符号
Vddq2
Vddq3
VSS
针
42
功能
电源为CPU时钟, 2.5V或3.3V 。
1,6,14,19,27,30,36的电源PCI , 24_48MHz , SDRAM [ 0:12 ]和
CPU PLL内核,标称3.3V 。
3,9,16,22,33,39,45 ,电路接地。
47
-4-
出版日期: 2000年5月
修订版0.42