0
W245-30
频率倍增,峰值抑制EMI解决方案
特点
赛普拉斯PREMIS 系列产品
生成一个优化的EMI在输出时钟信号
放
可选输出频率范围
单1.25 %,2.5 %,5%或10%的下降和中心扩散
产量
集成的环路滤波器元件
用3.3或5V电源供电
低功耗CMOS设计
提供20引脚SSOP (缩小小外形封装
年龄)
关键的特定连接的阳离子
电源电压: ......................................... V
DD
= 3.3V±0.3V
或V
DD
= 5V±10%
频率范围: ........................... 13兆赫< F
in
< 120兆赫
循环周期抖动: ......................................... 250 PS (最大)
输出占空比: .................................六十○分之四十〇 % (最坏情况)
简化的框图
3.3V或5.0V
引脚配置
[1, 2]
SSOP
X1
XTAL
输入
X2
W245-30
SDATA
SCLK
IIC接口
扩频
产量
(电磁干扰抑制)
X1
X2
AVDD
MW0^
SDATA
OR1^
SCLK
GND
OR2*
SSON # ^
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
REFOUT
VDD
GND
IR1*
IR2*
SSOUT
MW1*
GND
VDD
MW2^
W245-30
3.3V或5.0V
振荡器或
参考输入
X1
W245-30
SDATA
IIC接口
SCLK
扩频
产量
(电磁干扰抑制)
注意事项:
1.引脚标有^有内部下拉电阻,
弱250 kΩ的。
标有* 2的引脚内部上拉电阻与弱
80 k.
赛普拉斯半导体公司
文件编号: 38-07229牧师* B
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年8月13日
W245-30
引脚说明
引脚名称
SSOUT
REFOUT
PIN号
15
20
针
TYPE
O
O
引脚说明
输出调制频率:
输入时钟的频率调制的副本
( SSON #断言) 。
非调制输出:
该引脚提供参考频率的副本。
此输出将不会启用不管扩频功能
逻辑输入SSON #的状态。
晶体连接或外部基准频率输入:
该引脚有
双重功能。它可以或者可以连接到一个外部晶体,或将一个
外部参考时钟。
水晶连接:
输入用于连接外部晶振。如果使用EX-
ternal参考,该引脚必须悬空。
扩频控制(低电平有效) :
断言这个信号(低电平有效)
打开内部调制波形。该引脚具有内部上拉下来
电阻器。
调制宽度的选择:
当扩频功能开启,
这些引脚用来选择变化和峰值EMI减少量
所期望的输出信号。 MW1 :羽绒服, MW1 :向上, MW2 :向下(见
表2)。
参考频率选择:
在此输入提供逻辑电平指示
内部逻辑是什么范围内设定频率并确定
通过该装置倍频输入频率的因子。请参阅
表3中。
这些引脚具有内部上拉电阻。
输出频率选择位:
这些引脚选择操作频率
为输出。请参阅
表1中。
OR 2引脚具有内部上拉电阻。 OR1
引脚具有内部上拉或下拉电阻。
时钟引脚SMBus的电路。
数据引脚SMBus的电路。
电源连接:
连接到3.3V或5V电源供电。
模拟电源连接:
连接到3.3V或5V电源供电。
接地连接:
连接所有接地引脚连接到公共接地平面。
X1
1
I
X2
SSON #
2
10
I
I
MW0 : 2
4, 11, 14
I
IR1 : 2
17, 16
I
OR 1 : 2
6, 9
I
SCLK
SDATA
VDD
AVDD
GND
7
5
12, 19
3
8, 13, 18
I
I / O
P
P
G
文件编号: 38-07229牧师* B
第12页2