初步
W161
133 - MHz的扩频FTG的奔腾II平台
特点
采用Cypress的传播最大化EMI抑制
频谱技术
三份CPU输出100或133 MHz的
三份66 - MHz的输出电压为3.3V
十份PCI时钟以33 MHz , 3.3V
两份14.318 MHz的参考输出电压为3.3V
48 - MHz的USB时钟复印件一份
CPU -除以2的输出作为参考输入一个副本
以直接Rambus 时钟发生器(赛普拉斯W134 )
提供48引脚SSOP ( 300密耳)
扩频调制: ..................................... -0.5 %
CPU为3V66输出失调: ............. 0.0-1.5纳秒( CPU引脚)
3V66到PCI输出失调: .............. 1.5-3.0纳秒( 3V66线索)
CPU为IOAPIC输出失调: ......... 1.5-4.0纳秒( CPU引出)
表1.引脚可选频率
SEL133 / 100 # SEL1 SEL0
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
功能
所有输出三态
(保留)
有源100 MHz的48 MHz的
PLL不活跃
有源100 MHz的48 MHz的
PLL活动
测试模式
(保留)
有源133 MHz的48 MHz的
PLL不活跃
有源133 MHz的48 MHz的
PLL活动
关键的特定连接的阳离子
电源电压: V ...............................................
DDQ2
= 2.5V±5%
V
DDQ3
= 3.3V±5%
CPU , CPUdiv2输出抖动: ....................................... 250 PS
CPU , CPUdiv2输出偏斜: ...................................... 175 PS
IOAPIC , 3V66输出偏斜: ....................................... 250 PS
PCI0 : 9输出偏斜: ............................................ ...... 500 PS
占空比: ............................................... .................... 45/55
框图
X1
X2
引脚配置
[1]
XTAL
OSC
2
REF_ [0:1 ]
3
CPU_ [0: 2]
SPREAD #
SEL0
SEL1
SEL133/100#
÷2
CPUdiv2
PLL 1
3
÷2/÷1.5
3V66_[0:2]
9
PWRDWN #
÷2
PCI_ [0: 9]
动力
下
逻辑
÷2
IOAPIC
REF0
REF1
VDDQ3
X1
X2
GND
PCI0
PCI1
VDDQ3
PCI2
PCI3
PCI4
PCI5
GND
PCI6
PCI7
VDDQ3
PCI8
PCI9
GND
3V66_0
3V66_1
3V66_2
VDDQ3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
GND
VDDQ2
IOAPIC
GND
VDDQ2
CPUdiv2
GND
VDDQ2
CPU2
GND
VDDQ2
CPU1
CPU0
GND
VDDQ3
GND
PWRDWN # *
SPREAD # *
SEL1*
SEL0*
VDDQ3
48MHz
GND
SEL133/100#
注意:
1.内部250 kΩ的上拉目前的输入电阻标有* 。
设计不应该仅仅依靠内部上拉电阻来设置I / O
引脚为高电平。
W161
三态
逻辑
PLL2
48MHz
Pentium是Intel Corporation的注册商标。直接Rambus是Rambus公司, Inc.的商标。
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
1999年10月13日,修订版。 **
初步
引脚德网络nitions
引脚名称
CPU0 : 2
PCI0 : 9
针
号
36, 37, 40
7, 8, 10, 11, 12,
13, 15, 16, 18,
19
43
针
TYPE
O
O
引脚说明
W161
CPU时钟输出0到2 :
CPU时钟输出。其输出电压
摆动,通过施加给VDDQ2电压控制。
PCI时钟输出0到9 :
输出电压摆幅由电压控制的
适用于VDDQ3 。
CPU -除以2的输出:
此作为参考输入信号的直接
Rambus的时钟发生器(赛普拉斯W134 ) 。输出电压被确定
通过VDDQ2 。
66 MHz的时钟输出0到2 :
输出电压摆幅由控制
电压施加到VDDQ3 。
I / O APIC时钟输出:
提供输出同步,以CPU时钟。看
表1
对于其相对于其它系统时钟输出。
48 - MHz的输出:
固定时钟输出48MHz的。
扩频启用:
该输入使扩频调制
在W161的生成PLL1的频率输出。调节范围是
–0.5%.
掉电控制
固定14.318 MHz的输出0和1 :
输出电压摆幅由控制
电压施加到VDDQ3 。
模式选择,通过输入1 0 :
3.3V LVTTL兼容的输入选择
时钟的输出模式。如图
表1中。
频率选择输入:
3.3V LVTTL兼容的输入,它选择的CPU
所示的输出频率
表1中。
晶体连接或外部基准频率输入:
该引脚有
双重功能。它可以被用作一个外部14.318 MHz的晶体振荡器连接
或作为外部参考频率输入。
水晶连接:
外部14.318 MHz的晶振输入连接。
如果使用外部基准时,该引脚必须悬空。
电源连接:
连接到2.5V电源。
电源连接:
连接到3.3V电源。
接地连接:
连接所有接地引脚到公共系统地
平面。
CPUdiv2
O
3V66_0:2
IOAPIC
48兆赫
SPREAD #
21, 22, 23
46
27
31
O
O
O
I
PWRDWN #
REF0 : 1
SEL0 : 1
SEL133/100#
X1
32
1, 2
29, 30
25
4
I
I
I
I
I
X2
VDDQ2
VDDQ3
GND
5
38, 41, 44, 47
3, 9, 17, 24, 28,
34
6, 14, 20, 26,
33, 35, 39, 42,
45, 48
I
P
P
G
概观
在W161 ,主板时钟合成器,提供2.5V
先进的CPU CPU时钟输出和一个CPU分频2
基准频率直接Rambus的时钟发生器(如
赛普拉斯W134 )接口。固定输出频率provid-
编为其它系统功能。
CPU频率选择
CPU频率被选择与输入引脚25 ,29,和30
( SEL133 / 100# , SEL0和SEL1 ,分别地) 。请参阅
表
1
了解详细信息。
输出缓冲器配置
时钟输出
所有的时钟输出设计用于驱动串行时钟终止
线。在W161输出为CMOS类型,其提供
轨到轨输出摆幅。
晶体振荡器
在W161需要一个输入参考时钟合成所有
输出频率。基准时钟可以是一个EX-
内部产生的时钟信号或由所产生的时钟
内部晶体振荡器。当使用外部时钟信号,
针X1用作时钟输入和针X2保持开路。
内部晶体振荡器一起使用一
石英晶体连接到器件引脚X1和X2 。这种形式
并联谐振晶体振荡器电路。在W161新断路器
porates必要的反馈电阻和晶体负载钙
pacitors 。包括典型的杂散电容电路,总
负载呈现给晶约18 pF的。为了获得最佳
无需额外的外部钙的妈妈频率精度
pacitors ,并联谐振模式晶体指定的负载
18 pF的应该被使用。这通常会产生引用频
在± 100 ppm的昆西精度。
2
初步
扩频功能
该设备产生被频率调制的时钟
命令,以增加它占用的带宽。通过增加
基波及其谐波,上午的带宽
辐射电磁辐射的plitudes是重
缩小一次。这种效果是在描绘
图1 。
如图
图1中,
的调制时钟的高次谐波具有
振幅明显低于未调制的信号。该
降低幅度取决于谐波数
和频率偏差或扩散。该方程为
减少是
分贝= 6.5 + 9 *日志
10
(P)+ 9 *日志
10
(F)
W161
哪里
P
是偏差的比例和
F
是频率
在兆赫其中,该衰减测量。
输出时钟被调制,在所示的波形
图2中。
该波形,如在讨论“扩频
时钟发生器为减少辐射排放“由
布什,费斯勒和哈丁产生最大限度的降低
在辐射电磁辐射的幅度。该
选择偏离该芯片是-0.5 % downspread 。
图2
详细介绍了赛普拉斯的扩频模式。赛普拉斯并提供OP-
系统蒸发散与更多的传播和更大的EMI抑制。联系
您当地的销售代表,了解这些设备的详细信息。
降低EMI
传播
SPECTRUM
启用
不
传播
SPECTRUM
图1.典型的时钟和SSFTG比较
100%
80%
60%
40%
20%
0%
–20%
–40%
–60%
–80%
–100%
频移
10%
20%
30%
40%
50%
60%
70%
80%
90%
100%
10%
20%
30%
40%
50%
60%
70%
80%
90%
时间
图2.典型的调制方式
3
100%
初步
绝对最大额定值
应力大于本表所列可能导致人员
永久性损坏设备。这些代表一个压力等级
只。该器件在这些或任何其他条件的操作
.
W161
上面这个特定的操作区域的特定网络版Fi的
阳离子是不是暗示。延长近郊最大的条件
消耗臭氧层物质会影响其可靠性。
等级
-0.5到+7.0
-65到+150
0至+70
-55到+125
2 (分钟)
单位
V
°C
°C
°C
kV
参数
V
DD
, V
IN
T
英镑
T
A
T
B
ESD
PROT
描述
任一引脚电压相对于GND
储存温度
工作温度
在偏置环境温度
输入ESD保护
直流电气特性:
T
A
= 0 ° C至+ 70 ° C,V
DDQ3
= 3.3V±5%, V
DDQ2
= 2.5V±5%
参数
电源电流
I
DD-3.3V
I
DD-2.5
联合3.3V电源电流
联合2.5V电源电流
CPU0 : 3 = 133 MHz的
[2]
CPU0 : 3 = 133 MHz的
[2]
GND -
0.3
2.0
160
90
0.8
V
DD
+
0.3
–25
10
–5
5
测试条件
I
OL
= 1毫安
I
OH
= -1毫安
V
OL
= 1.25V
V
OH
= 1.25V
测试条件
I
OL
= 1毫安
I
OH
= -1毫安
V
OL
= 1.5V
V
OH
= 1.5V
测试条件
I
OL
= 1毫安
I
OH
= -1毫安
V
OL
= 1.5V
V
OH
= 1.5V
3.1
70
65
100
95
145
135
3.1
45
45
分钟。
65
65
典型值。
100
100
马克斯。
50
2.2
45
45
分钟。
65
65
典型值。
100
100
马克斯。
50
分钟。
典型值。
马克斯。
50
mA
mA
V
V
A
A
A
A
单位
mV
V
mA
mA
单位
mV
V
mA
mA
单位
mV
V
mA
mA
描述
测试条件
分钟。
典型值。
马克斯。
单位
逻辑输入(所有参考V
DDQ3
= 3.3V)
输入低电压
V
IL
V
IH
I
IL
I
IH
I
IL
I
IH
输入高电压
输入低电平电流
[3]
输入高电流
[3]
输入低电平电流, SEL133 / 100 #
[3]
输入高电流, SEL133 / 100 #
[3]
时钟输出
CPU , CPUdiv2 , IOAPIC (参考V
DDQ2
)
V
OL
V
OH
I
OL
I
OH
输出低电压
输出高电压
输出低电流
输出高电流
为48MHz , REF (参考V
DDQ3
)
输出低电压
V
OL
V
OH
I
OL
I
OH
V
OL
V
OH
I
OL
I
OH
输出高电压
输出低电流
输出高电流
输出低电压
输出高电压
输出低电流
输出高电流
PCI , 3V66 (参考V
DDQ3
)
注意事项:
2.所有时钟输出满载20 pF的电容6" 60Ω传输线。
3. W161逻辑输入具有内部上拉设备,除了SEL133 / 100 # (上拉不CMOS电平) 。
4
初步
直流电气特性:
T
A
= 0 ° C至+ 70 ° C,V
DDQ3
= 3.3V±5%, V
DDQ2
= 2.5V ±5% (续)
参数
晶体振荡器
V
TH
C
负载
C
IN,X1
C
IN
C
OUT
L
IN
X1输入阈值电压
[4]
负载电容,强加于
外部晶体
[5]
X1输入电容
[6]
输入引脚电容
输出引脚电容
输入引脚电感
X2引脚悬空
除了X1和X2
1.65
18
28
5
6
7
描述
测试条件
分钟。
典型值。
马克斯。
W161
单位
V
pF
pF
pF
pF
nH
引脚电容/电感
3.3V AC电气特性
T
A
= 0 ° C至+ 70 ° C,V
DDQ3
= 3.3V±5%,V
DDQ2
= 2.5V ±5%中,f
XTL
= 14.31818 MHz的
扩展频谱功能关闭
AC时钟参数的测试和使用规定一次性容性负载保证在规定的工作条件
时钟输出。
[7]
3V66时钟输出, 3V66_0 : 3 (一次性电容测试负载= 30 pF的)
参数
f
t
R
t
F
t
D
f
ST
描述
频率
输出上升边沿速率
输出下降边沿速率
占空比
稳频
从电(冷启动)
AC输出阻抗
注8
从0.4V至2.4V测
从2.4V至0.4V测
测量上升沿和1.5V下降沿
假定在整个电源电压达到
1毫秒的电。前短周期存在
频率稳定。
转换过渡期间的平均价值。
用于确定终端系列
值。
15
1
1
45
测试条件/评论
分钟。
典型值。
66.6
4
4
55
3
马克斯。
单位
兆赫
V / ns的
V / ns的
%
ms
Z
o
注意事项:
4. X1输入阈值电压(典型值)为V
DD
/2.
5. W161包含引脚X1和地面,另一脚X2和地面之间的内部晶体负载电容。总负载放置在水晶是18 pF的;
这包括短PCB走线水晶典型的寄生电容。
与外部时钟源驱动时, X1 (X2悬空) 6. X1输入电容适用。
7.周期,抖动,偏移和歪斜的上升沿1.5V测量。
8. 3V66为CPU / 2 = CPU 133 MHz和( 2个CPU ) / 3 = CPU 100 MHz的。
5
初步
W161
133 - MHz的扩频FTG的奔腾II平台
特点
采用Cypress的传播最大化EMI抑制
频谱技术
三份CPU输出100或133 MHz的
三份66 - MHz的输出电压为3.3V
十份PCI时钟以33 MHz , 3.3V
两份14.318 MHz的参考输出电压为3.3V
48 - MHz的USB时钟复印件一份
CPU -除以2的输出作为参考输入一个副本
以直接Rambus 时钟发生器(赛普拉斯W134 )
提供48引脚SSOP ( 300密耳)
扩频调制: ..................................... -0.5 %
CPU为3V66输出失调: ............. 0.0-1.5纳秒( CPU引脚)
3V66到PCI输出失调: .............. 1.5-3.0纳秒( 3V66线索)
CPU为IOAPIC输出失调: ......... 1.5-4.0纳秒( CPU引出)
表1.引脚可选频率
SEL133 / 100 # SEL1 SEL0
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
功能
所有输出三态
(保留)
有源100 MHz的48 MHz的
PLL不活跃
有源100 MHz的48 MHz的
PLL活动
测试模式
(保留)
有源133 MHz的48 MHz的
PLL不活跃
有源133 MHz的48 MHz的
PLL活动
关键的特定连接的阳离子
电源电压: V ...............................................
DDQ2
= 2.5V±5%
V
DDQ3
= 3.3V±5%
CPU , CPUdiv2输出抖动: ....................................... 250 PS
CPU , CPUdiv2输出偏斜: ...................................... 175 PS
IOAPIC , 3V66输出偏斜: ....................................... 250 PS
PCI0 : 9输出偏斜: ............................................ ...... 500 PS
占空比: ............................................... .................... 45/55
框图
X1
X2
引脚配置
[1]
XTAL
OSC
2
REF_ [0:1 ]
3
CPU_ [0: 2]
SPREAD #
SEL0
SEL1
SEL133/100#
÷2
CPUdiv2
PLL 1
3
÷2/÷1.5
3V66_[0:2]
9
PWRDWN #
÷2
PCI_ [0: 9]
动力
下
逻辑
÷2
IOAPIC
REF0
REF1
VDDQ3
X1
X2
GND
PCI0
PCI1
VDDQ3
PCI2
PCI3
PCI4
PCI5
GND
PCI6
PCI7
VDDQ3
PCI8
PCI9
GND
3V66_0
3V66_1
3V66_2
VDDQ3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
GND
VDDQ2
IOAPIC
GND
VDDQ2
CPUdiv2
GND
VDDQ2
CPU2
GND
VDDQ2
CPU1
CPU0
GND
VDDQ3
GND
PWRDWN # *
SPREAD # *
SEL1*
SEL0*
VDDQ3
48MHz
GND
SEL133/100#
注意:
1.内部250 kΩ的上拉目前的输入电阻标有* 。
设计不应该仅仅依靠内部上拉电阻来设置I / O
引脚为高电平。
W161
三态
逻辑
PLL2
48MHz
Pentium是Intel Corporation的注册商标。直接Rambus是Rambus公司, Inc.的商标。
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
1999年10月13日,修订版。 **
初步
引脚德网络nitions
引脚名称
CPU0 : 2
PCI0 : 9
针
号
36, 37, 40
7, 8, 10, 11, 12,
13, 15, 16, 18,
19
43
针
TYPE
O
O
引脚说明
W161
CPU时钟输出0到2 :
CPU时钟输出。其输出电压
摆动,通过施加给VDDQ2电压控制。
PCI时钟输出0到9 :
输出电压摆幅由电压控制的
适用于VDDQ3 。
CPU -除以2的输出:
此作为参考输入信号的直接
Rambus的时钟发生器(赛普拉斯W134 ) 。输出电压被确定
通过VDDQ2 。
66 MHz的时钟输出0到2 :
输出电压摆幅由控制
电压施加到VDDQ3 。
I / O APIC时钟输出:
提供输出同步,以CPU时钟。看
表1
对于其相对于其它系统时钟输出。
48 - MHz的输出:
固定时钟输出48MHz的。
扩频启用:
该输入使扩频调制
在W161的生成PLL1的频率输出。调节范围是
–0.5%.
掉电控制
固定14.318 MHz的输出0和1 :
输出电压摆幅由控制
电压施加到VDDQ3 。
模式选择,通过输入1 0 :
3.3V LVTTL兼容的输入选择
时钟的输出模式。如图
表1中。
频率选择输入:
3.3V LVTTL兼容的输入,它选择的CPU
所示的输出频率
表1中。
晶体连接或外部基准频率输入:
该引脚有
双重功能。它可以被用作一个外部14.318 MHz的晶体振荡器连接
或作为外部参考频率输入。
水晶连接:
外部14.318 MHz的晶振输入连接。
如果使用外部基准时,该引脚必须悬空。
电源连接:
连接到2.5V电源。
电源连接:
连接到3.3V电源。
接地连接:
连接所有接地引脚到公共系统地
平面。
CPUdiv2
O
3V66_0:2
IOAPIC
48兆赫
SPREAD #
21, 22, 23
46
27
31
O
O
O
I
PWRDWN #
REF0 : 1
SEL0 : 1
SEL133/100#
X1
32
1, 2
29, 30
25
4
I
I
I
I
I
X2
VDDQ2
VDDQ3
GND
5
38, 41, 44, 47
3, 9, 17, 24, 28,
34
6, 14, 20, 26,
33, 35, 39, 42,
45, 48
I
P
P
G
概观
在W161 ,主板时钟合成器,提供2.5V
先进的CPU CPU时钟输出和一个CPU分频2
基准频率直接Rambus的时钟发生器(如
赛普拉斯W134 )接口。固定输出频率provid-
编为其它系统功能。
CPU频率选择
CPU频率被选择与输入引脚25 ,29,和30
( SEL133 / 100# , SEL0和SEL1 ,分别地) 。请参阅
表
1
了解详细信息。
输出缓冲器配置
时钟输出
所有的时钟输出设计用于驱动串行时钟终止
线。在W161输出为CMOS类型,其提供
轨到轨输出摆幅。
晶体振荡器
在W161需要一个输入参考时钟合成所有
输出频率。基准时钟可以是一个EX-
内部产生的时钟信号或由所产生的时钟
内部晶体振荡器。当使用外部时钟信号,
针X1用作时钟输入和针X2保持开路。
内部晶体振荡器一起使用一
石英晶体连接到器件引脚X1和X2 。这种形式
并联谐振晶体振荡器电路。在W161新断路器
porates必要的反馈电阻和晶体负载钙
pacitors 。包括典型的杂散电容电路,总
负载呈现给晶约18 pF的。为了获得最佳
无需额外的外部钙的妈妈频率精度
pacitors ,并联谐振模式晶体指定的负载
18 pF的应该被使用。这通常会产生引用频
在± 100 ppm的昆西精度。
2
初步
扩频功能
该设备产生被频率调制的时钟
命令,以增加它占用的带宽。通过增加
基波及其谐波,上午的带宽
辐射电磁辐射的plitudes是重
缩小一次。这种效果是在描绘
图1 。
如图
图1中,
的调制时钟的高次谐波具有
振幅明显低于未调制的信号。该
降低幅度取决于谐波数
和频率偏差或扩散。该方程为
减少是
分贝= 6.5 + 9 *日志
10
(P)+ 9 *日志
10
(F)
W161
哪里
P
是偏差的比例和
F
是频率
在兆赫其中,该衰减测量。
输出时钟被调制,在所示的波形
图2中。
该波形,如在讨论“扩频
时钟发生器为减少辐射排放“由
布什,费斯勒和哈丁产生最大限度的降低
在辐射电磁辐射的幅度。该
选择偏离该芯片是-0.5 % downspread 。
图2
详细介绍了赛普拉斯的扩频模式。赛普拉斯并提供OP-
系统蒸发散与更多的传播和更大的EMI抑制。联系
您当地的销售代表,了解这些设备的详细信息。
降低EMI
传播
SPECTRUM
启用
不
传播
SPECTRUM
图1.典型的时钟和SSFTG比较
100%
80%
60%
40%
20%
0%
–20%
–40%
–60%
–80%
–100%
频移
10%
20%
30%
40%
50%
60%
70%
80%
90%
100%
10%
20%
30%
40%
50%
60%
70%
80%
90%
时间
图2.典型的调制方式
3
100%
初步
绝对最大额定值
应力大于本表所列可能导致人员
永久性损坏设备。这些代表一个压力等级
只。该器件在这些或任何其他条件的操作
.
W161
上面这个特定的操作区域的特定网络版Fi的
阳离子是不是暗示。延长近郊最大的条件
消耗臭氧层物质会影响其可靠性。
等级
-0.5到+7.0
-65到+150
0至+70
-55到+125
2 (分钟)
单位
V
°C
°C
°C
kV
参数
V
DD
, V
IN
T
英镑
T
A
T
B
ESD
PROT
描述
任一引脚电压相对于GND
储存温度
工作温度
在偏置环境温度
输入ESD保护
直流电气特性:
T
A
= 0 ° C至+ 70 ° C,V
DDQ3
= 3.3V±5%, V
DDQ2
= 2.5V±5%
参数
电源电流
I
DD-3.3V
I
DD-2.5
联合3.3V电源电流
联合2.5V电源电流
CPU0 : 3 = 133 MHz的
[2]
CPU0 : 3 = 133 MHz的
[2]
GND -
0.3
2.0
160
90
0.8
V
DD
+
0.3
–25
10
–5
5
测试条件
I
OL
= 1毫安
I
OH
= -1毫安
V
OL
= 1.25V
V
OH
= 1.25V
测试条件
I
OL
= 1毫安
I
OH
= -1毫安
V
OL
= 1.5V
V
OH
= 1.5V
测试条件
I
OL
= 1毫安
I
OH
= -1毫安
V
OL
= 1.5V
V
OH
= 1.5V
3.1
70
65
100
95
145
135
3.1
45
45
分钟。
65
65
典型值。
100
100
马克斯。
50
2.2
45
45
分钟。
65
65
典型值。
100
100
马克斯。
50
分钟。
典型值。
马克斯。
50
mA
mA
V
V
A
A
A
A
单位
mV
V
mA
mA
单位
mV
V
mA
mA
单位
mV
V
mA
mA
描述
测试条件
分钟。
典型值。
马克斯。
单位
逻辑输入(所有参考V
DDQ3
= 3.3V)
输入低电压
V
IL
V
IH
I
IL
I
IH
I
IL
I
IH
输入高电压
输入低电平电流
[3]
输入高电流
[3]
输入低电平电流, SEL133 / 100 #
[3]
输入高电流, SEL133 / 100 #
[3]
时钟输出
CPU , CPUdiv2 , IOAPIC (参考V
DDQ2
)
V
OL
V
OH
I
OL
I
OH
输出低电压
输出高电压
输出低电流
输出高电流
为48MHz , REF (参考V
DDQ3
)
输出低电压
V
OL
V
OH
I
OL
I
OH
V
OL
V
OH
I
OL
I
OH
输出高电压
输出低电流
输出高电流
输出低电压
输出高电压
输出低电流
输出高电流
PCI , 3V66 (参考V
DDQ3
)
注意事项:
2.所有时钟输出满载20 pF的电容6" 60Ω传输线。
3. W161逻辑输入具有内部上拉设备,除了SEL133 / 100 # (上拉不CMOS电平) 。
4
初步
直流电气特性:
T
A
= 0 ° C至+ 70 ° C,V
DDQ3
= 3.3V±5%, V
DDQ2
= 2.5V ±5% (续)
参数
晶体振荡器
V
TH
C
负载
C
IN,X1
C
IN
C
OUT
L
IN
X1输入阈值电压
[4]
负载电容,强加于
外部晶体
[5]
X1输入电容
[6]
输入引脚电容
输出引脚电容
输入引脚电感
X2引脚悬空
除了X1和X2
1.65
18
28
5
6
7
描述
测试条件
分钟。
典型值。
马克斯。
W161
单位
V
pF
pF
pF
pF
nH
引脚电容/电感
3.3V AC电气特性
T
A
= 0 ° C至+ 70 ° C,V
DDQ3
= 3.3V±5%,V
DDQ2
= 2.5V ±5%中,f
XTL
= 14.31818 MHz的
扩展频谱功能关闭
AC时钟参数的测试和使用规定一次性容性负载保证在规定的工作条件
时钟输出。
[7]
3V66时钟输出, 3V66_0 : 3 (一次性电容测试负载= 30 pF的)
参数
f
t
R
t
F
t
D
f
ST
描述
频率
输出上升边沿速率
输出下降边沿速率
占空比
稳频
从电(冷启动)
AC输出阻抗
注8
从0.4V至2.4V测
从2.4V至0.4V测
测量上升沿和1.5V下降沿
假定在整个电源电压达到
1毫秒的电。前短周期存在
频率稳定。
转换过渡期间的平均价值。
用于确定终端系列
值。
15
1
1
45
测试条件/评论
分钟。
典型值。
66.6
4
4
55
3
马克斯。
单位
兆赫
V / ns的
V / ns的
%
ms
Z
o
注意事项:
4. X1输入阈值电压(典型值)为V
DD
/2.
5. W161包含引脚X1和地面,另一脚X2和地面之间的内部晶体负载电容。总负载放置在水晶是18 pF的;
这包括短PCB走线水晶典型的寄生电容。
与外部时钟源驱动时, X1 (X2悬空) 6. X1输入电容适用。
7.周期,抖动,偏移和歪斜的上升沿1.5V测量。
8. 3V66为CPU / 2 = CPU 133 MHz和( 2个CPU ) / 3 = CPU 100 MHz的。
5