VT82887
威盛电子股份有限公司
实时时钟
信号说明
V
CC
直流电源提供给器件
该引脚。 V
CC
是+5伏的输入。当5伏
在正常范围内被施加,该装置是
完全可访问和数据可以写入和
读取。当VCC低于4.25伏的典型,
读取和写操作被禁止。然而,该
报时功能仍然不受影响
在较低的输入电压。由于VCC低于3
伏典型的RAM和计时员是
切换到内部锂能源
源。计时功能保持
的精度
±
在25℃下每月1分钟
无论在V的电压输入
CC
引脚。
SQW (方波输出)
该SQW
引脚可以输出13抽头1的信号
由15个内部分频器阶段提供
实时时钟。的频率
SQW引脚可通过编程改变
寄存器A如表1所示的单量子阱
信号可以打开和关闭通过转动
在寄存器B的SQW信号SQWE位
仅当V
CC
小于4.25伏
典型的。
RCLR #
该RCLR #引脚用于清除(设置
为逻辑1 )所有114字节通用
RAM,但不影响相关联的RAM中
与实时时钟。为了清除
的RAM , RCLR #必须被强制到一个输入逻辑
为0 ( -0.3 0.8伏)时电池后备
模式时, V
CC
不适用。该RCLR #
功能被设计为通过人力使用
接口(短路手动或通过研磨
切换),而不是被驱动与外部
缓冲区。该引脚在内部上拉。
表1 :周期性的中断率和方波输出频率
选择位寄存器A
RS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
t
PI
周期
中断速率
无
3.90625毫秒
7.8125毫秒
122.070
s
244.141
s
488.281
s
976.5625
s
1.953125毫秒
3.90625毫秒
7.8125毫秒
15.625毫秒
31.25毫秒
62.5毫秒
125毫秒
250毫秒
500毫秒
SQW输出
频率
无
256赫兹
128赫兹
8.192千赫
4.096千赫
2.048千赫
1.024千赫
512赫兹
256赫兹
128赫兹
64赫兹
32赫兹
16赫兹
8赫兹
4赫兹
2赫兹
RS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
RS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
RS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
AD0-AD7
(复
双向
地址/数据总线)
多路公交车
节省引脚,因为地址信息和
数据信息的实时共享相同的信号
路径。该地址目前在
总线周期和相同的第一部
销和循环路径,用于在所述数据
周期的第二部分。地址/数据
复不慢的存取时间
3
VT82887
威盛电子股份有限公司
实时时钟
信号说明
V
CC
直流电源提供给器件
该引脚。 V
CC
是+5伏的输入。当5伏
在正常范围内被施加,该装置是
完全可访问和数据可以写入和
读取。当VCC低于4.25伏的典型,
读取和写操作被禁止。然而,该
报时功能仍然不受影响
在较低的输入电压。由于VCC低于3
伏典型的RAM和计时员是
切换到内部锂能源
源。计时功能保持
的精度
±
在25℃下每月1分钟
无论在V的电压输入
CC
引脚。
SQW (方波输出)
该SQW
引脚可以输出13抽头1的信号
由15个内部分频器阶段提供
实时时钟。的频率
SQW引脚可通过编程改变
寄存器A如表1所示的单量子阱
信号可以打开和关闭通过转动
在寄存器B的SQW信号SQWE位
仅当V
CC
小于4.25伏
典型的。
RCLR #
该RCLR #引脚用于清除(设置
为逻辑1 )所有114字节通用
RAM,但不影响相关联的RAM中
与实时时钟。为了清除
的RAM , RCLR #必须被强制到一个输入逻辑
为0 ( -0.3 0.8伏)时电池后备
模式时, V
CC
不适用。该RCLR #
功能被设计为通过人力使用
接口(短路手动或通过研磨
切换),而不是被驱动与外部
缓冲区。该引脚在内部上拉。
表1 :周期性的中断率和方波输出频率
选择位寄存器A
RS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
t
PI
周期
中断速率
无
3.90625毫秒
7.8125毫秒
122.070
s
244.141
s
488.281
s
976.5625
s
1.953125毫秒
3.90625毫秒
7.8125毫秒
15.625毫秒
31.25毫秒
62.5毫秒
125毫秒
250毫秒
500毫秒
SQW输出
频率
无
256赫兹
128赫兹
8.192千赫
4.096千赫
2.048千赫
1.024千赫
512赫兹
256赫兹
128赫兹
64赫兹
32赫兹
16赫兹
8赫兹
4赫兹
2赫兹
RS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
RS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
RS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
AD0-AD7
(复
双向
地址/数据总线)
多路公交车
节省引脚,因为地址信息和
数据信息的实时共享相同的信号
路径。该地址目前在
总线周期和相同的第一部
销和循环路径,用于在所述数据
周期的第二部分。地址/数据
复不慢的存取时间
3
VT82887
威盛电子股份有限公司
实时时钟
信号说明
V
CC
直流电源提供给器件
该引脚。 V
CC
是+5伏的输入。当5伏
在正常范围内被施加,该装置是
完全可访问和数据可以写入和
读取。当VCC低于4.25伏的典型,
读取和写操作被禁止。然而,该
报时功能仍然不受影响
在较低的输入电压。由于VCC低于3
伏典型的RAM和计时员是
切换到内部锂能源
源。计时功能保持
的精度
±
在25℃下每月1分钟
无论在V的电压输入
CC
引脚。
SQW (方波输出)
该SQW
引脚可以输出13抽头1的信号
由15个内部分频器阶段提供
实时时钟。的频率
SQW引脚可通过编程改变
寄存器A如表1所示的单量子阱
信号可以打开和关闭通过转动
在寄存器B的SQW信号SQWE位
仅当V
CC
小于4.25伏
典型的。
RCLR #
该RCLR #引脚用于清除(设置
为逻辑1 )所有114字节通用
RAM,但不影响相关联的RAM中
与实时时钟。为了清除
的RAM , RCLR #必须被强制到一个输入逻辑
为0 ( -0.3 0.8伏)时电池后备
模式时, V
CC
不适用。该RCLR #
功能被设计为通过人力使用
接口(短路手动或通过研磨
切换),而不是被驱动与外部
缓冲区。该引脚在内部上拉。
表1 :周期性的中断率和方波输出频率
选择位寄存器A
RS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
t
PI
周期
中断速率
无
3.90625毫秒
7.8125毫秒
122.070
s
244.141
s
488.281
s
976.5625
s
1.953125毫秒
3.90625毫秒
7.8125毫秒
15.625毫秒
31.25毫秒
62.5毫秒
125毫秒
250毫秒
500毫秒
SQW输出
频率
无
256赫兹
128赫兹
8.192千赫
4.096千赫
2.048千赫
1.024千赫
512赫兹
256赫兹
128赫兹
64赫兹
32赫兹
16赫兹
8赫兹
4赫兹
2赫兹
RS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
RS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
RS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
AD0-AD7
(复
双向
地址/数据总线)
多路公交车
节省引脚,因为地址信息和
数据信息的实时共享相同的信号
路径。该地址目前在
总线周期和相同的第一部
销和循环路径,用于在所述数据
周期的第二部分。地址/数据
复不慢的存取时间
3