添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符V型号页 > 首字符V的型号第157页 > VSC8150
Vitesse公司
半导体公司
初步数据表
VSC8150
特点
集成的2.488 Gb / s的多路解复用器
输出SONET / SDH传输开销
支持多种SONET / SDH速率
B1的计算和错误报告
2.488Gb / s的SONET / SDH的
头顶显示器
LOF / SEF生成报警
串行数据输出环通
100 PQFP封装
3.3V单电源选项
概述
该VSC8150以便提供对操作部及线路数据监视一个SONET / SDH信号,
管理,维护和保障( OAM&P )在多个SONET / SDH速率。差分PECL
时钟和数据输入接收器和一个差分数据输出隔离的高速接口。低速TTL
输入和输出,允许使用便宜的可编程逻辑来执行OAM&P功能。该
VSC8150是构建一种非侵入性的SONET / SDH的监控接口的理想解决方案可视性时
不是必需的有效负载数据,两者均。
功能说明
该VSC8150高速接口接收恢复SONET / SDH数据RXSIN
+/
和时钟RXS-
CLKIN
+/
并且提供了一个重新定时的数据输出RXSLBOUT
+/
。内部数据是诬陷和海基会/ LOF
取景报警产生。传入B1的奇偶校验计算,并与发送B1的值进行比较,并
检测到的错误被输出。 27个字节的网络连接第一个STS - 1的传输开销的解扰和输出
处理。
VSC8150功能框图
DISDSCRM
RESET
RATESEL [1 :0]的
SELFRDET [1 :0]的
FRDETEN
RXSLBOUT +/-
RXSIN +/-
RXSCLKIN +/-
1:8
DMX
RXPIN [7 :0]的
成帧器
解密器
架空
LATCH
SOHCLK
SOHOUT [7 :0]的
控制
&放大器;
报警检测
RXFPOUT
RXFRERR
RXSEF
RxLOF
LOS
RXPCLKIN
B1检查
311MHz内部
时钟源
B1ERR
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
第1页
Vitesse公司
半导体公司
2.488Gb / s的SONET / SDH的
头顶显示器
初步数据表
VSC8150
注:参考文献(R # - # )或(O # - # ),指的是SONET要求或选择特定网络阳离子上市
符合Bellcore文件GR- 253 CORE 2期。
取景
帧采集算法确定在帧/帧外出接收器的状态。外的帧
被解科幻定义为一个状态,其中后系所接收的SONET / SDH信号的帧边界是未知的,即
统复位或如果由于某种原因该接收机失去同步,如由于“位单” 。在帧中日网络定义为一个
状态下的帧边界是已知的。
图1 :功能框图帧的采集电路
FRDETEN
SEFFRDET1
SELFRDET0
RXFRERR
RXSEF
RxLOF
错误/报警
发现
RXSIN
1:8
DMX
FRAME
DET
帧同步。
计数器
重新同步
字节
对齐
OUT
接收器通过检查在A1 / A2的一个部分的存在监视帧同步
成帧模式每125uS 。如果在预期的A1 / A2成帧模式被检测到的一个或多个比特错误
RXFRERR将被置位为51.44ns 。如果检测到连续四个帧的帧模式的错误
严重误帧( SEF)报警将被置( RXSEF高电平有效) (
R5-206
) (见图7和10 ) 。
帧边界检测/ VERI音响阳离子是基于A1 / A2开销的12 , 24或48位(见图
2)根据SELFRDET输入的设定(见表1) 。帧采集开始时,
FRDETEN输入保持高电平。这种控制是电平敏感和VSC8150将继续执行框架
收购只要FRDETEN保持高电平;建议的实现是短FRDETEN逻辑或
物理海基会输出。这样的安排将实现在250US调整或接收两个
无错帧模式(
R5-208
).
帧检测基于24位将导致海基会报警,平均不超6比一次MIN-
茨假设10-3的BER (
R5-207
) 。一帧检测基于12位或48位将导致平均时间
海基会之间分别检测0.43分钟和103分钟。
第2页
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
初步数据表
VSC8150
表1 :帧检测选择设置
功能
24位
48位
12位
帧检测禁用
2.488Gb / s的SONET / SDH的
头顶显示器
SELFRDET1
1
0
0
1
SELFRDET0
0
1
0
1
图2 :帧检测模式
48位
24位
12位
A1 ( 0xF6 )
A1 ( 0xF6 )
A1 ( 0xF6 )
A2 ( 0x28 )
A2 ( 0x28 )
A2 ( 0x28 )
信号丢失
信号(LOS高电平有效)输入的损失,是用来防止噪音蔓延至所述塔顶
输出逻辑。逻辑0将被移入时, LOS为高电平有效的设备,海基会将立即
同步断言,随着LOF出现3毫秒之后。如果RXSCLKIN +/-消失之前是LOS
断言的部分将冻结海基会/ LOF永远不会出现。
帧丢失
的框架( LOF )缺陷损失声明( RXLOF高电平有效) ,当一个严重错误帧( SEF )
情况持续时间为3 ms (
R6-59
) 。在LOF状态检测是基于一个时间积分器,以防止零星
误差由不主张LOF,如周期性1ms的误差。散发性错误的情况下,输出帧的
定时器递增时RXSEF = 1。这是保持状态时RXSEF = 0,只要不改变状态,因为这
情况持续< 3毫秒。帧计时器的出被重置为它的初始状态,如果RXSEF是低> 3毫秒,而
一个LOF缺陷被取消后的框内条件( RXSEF低)持续总共为3ms的(
R6-61
).
多的SONET / SDH速率功能
该VSC8150支持三种SONET / SDH速率: STS - 48 / STM- 16 , STS- 12 / STM -4和STS - 3 / STM - 1 。
用户负责率置备通过设置两个输入RATESEL设备[1:0 ] (见表2)。
设备需要有适当的到所选择的数据速率,以便为内部电路功能的时钟速率
正确。 LOF整合时间为3ms ,无论所选择的速度。
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
第3页
Vitesse公司
半导体公司
2.488Gb / s的SONET / SDH的
头顶显示器
表2 : SONET / SDH速率选择设置
功能
STS-3/STM-1
STS-12/STM-4
STS-48/STM-16
无效
初步数据表
VSC8150
RATESEL1
0
1
0
1
RATESEL0
1
0
0
1
解密器
成帧的SONET / SDH的字节所使用的帧同步解扰器解扰后的与产生聚
二项式1 + X6 + X7和127的序列长度的加扰算法被复位为全1状态被立即
ately下面的Z0字节( SONET( 192 ×3 ) | ( SDH 64x9 ) =帧577接收到的字节) 。所有A1,A2和
J0 / Z0字节不解扰(
R5-6
).
B1错误监控
本节位交错奇偶校验( BIP - 8 )错误检测代码B1会被计算之前每帧
解扰和相比解扰在下一帧的B 1的值( R 3 - 后其提取的值
16 ) 。如果在先前帧中检测到B1的错误的一系列脉冲,将出现在B1ERR输出, begin-
宁大约收到B1字节后为60ns 。的脉冲数表示的差错的数量
位位置检测;没有脉冲表示没有接收B1错误, 8个脉冲将指示
收到B1错误的最大数目。该脉冲八个并行时钟宽( 25.7nS在2.488GHz RXS-
CLKIN) ,并间隔开的相同的量(参见音响gure 10)。
开销字节读出
开销字节解扰(除A1,A2和J0 )和输出从SOHOUT [7:0 ]中
它们在该帧中出现的顺序。仅仅从网络第一个STS - 1帧或网络连接RST ,第四个字节,并
在科幻RST STM -1帧的第七列呈现(参见图6) 。伴随着从数据
SOHOUT [7 :0]的输出是输出时钟SOHCLK和帧脉冲RXFPOUT (参见图8和图9)。
该SOHOUT输出理解过程把网络当斯内德海基会高。用户应该知道,从开销数据
之前RXFRERR脉冲的一帧可能被破坏,而不应被用于OAM&P功能。
FPGA接口
RXFPOUT用于提供一个参考点的开销字节数和时钟的27字节序列。这是
建议SOHCLK用于时钟的外部计数器与RXFPOUT用作计数器复位。
该计数值可被用作开销字节地址,而当它达到RXPOUT将复位计数器
用于指示B1脉冲串结果时的27.逻辑值这个计数器的高位是非常有用的
可以读取。框图说明更清楚这样的安排。 (参见图3)。
第4页
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
初步数据表
VSC8150
2.488Gb / s的SONET / SDH的
头顶显示器
图3 :建议VSC8150系统的实现
VSC8150
B1ERR
RXFPOUT
FPGA
4位计数器
RESET
Q[2:0]
OAM&P
B1计数
帧计数
RESET
5位计数器
Q4
B1有效
SOHCLK
WA [4 :0]的
RA [4:0 ]
SOHOUT [7 :0]的
RXSEF
RxLOF
RXFRERR
D[7:0]
Q[7:0]
OH数据
27x8寄存器文件
LOS
系统时钟
高速接口
上接收RXSIN串行数据+/-输入重新定时上RXSCLKIN的下降沿+/-时钟和
出现在串行环回输出RXSLBOUT +/- (参见图11) 。此接口将所有频传递数据
quencies从直流到2.5GHz ,并且不一定必须重新定时的SONET / SDH的数据。
输入RXSIN +/-和RXSCLKIN +/-没有内部终端电阻,但内部偏置电阻
器提供适用于交流耦合(参见图4 )一个偏置电压。
在大多数情况下,这些投入将有高密度的过渡和小DC偏移。然而,在例
其中,这不成立,直接直流连接是可能的。所有串行数据和时钟输入具有相同的税务局局长
扣器的拓扑结构,如图音响gure 4.参考电压由电阻分压器产生,如图所示。如果输入
信号差分驱动和直流耦合到所述部分的中点的输入信号摆幅的应该是岑
羊羔关于这个参考电压和不超过允许的最大振幅。对于单端,直流
耦合操作,建议用户提供一个外部参考电压,它具有更好的
温度和电源噪声抑制比的片电阻分压器。外部参考应
有等同于DC耦合信号的共模的开关点的标称值,并可连
,连接到该差动门的任一侧。
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
第5页
Vitesse公司
半导体公司
初步数据表
VSC8150
特点
集成的2.488 Gb / s的多路解复用器
输出SONET / SDH传输开销
支持多种SONET / SDH速率
B1的计算和错误报告
2.488Gb / s的SONET / SDH的
头顶显示器
LOF / SEF生成报警
串行数据输出环通
100 PQFP封装
3.3V单电源选项
概述
该VSC8150以便提供对操作部及线路数据监视一个SONET / SDH信号,
管理,维护和保障( OAM&P )在多个SONET / SDH速率。差分PECL
时钟和数据输入接收器和一个差分数据输出隔离的高速接口。低速TTL
输入和输出,允许使用便宜的可编程逻辑来执行OAM&P功能。该
VSC8150是构建一种非侵入性的SONET / SDH的监控接口的理想解决方案可视性时
不是必需的有效负载数据,两者均。
功能说明
该VSC8150高速接口接收恢复SONET / SDH数据RXSIN
+/
和时钟RXS-
CLKIN
+/
并且提供了一个重新定时的数据输出RXSLBOUT
+/
。内部数据是诬陷和海基会/ LOF
取景报警产生。传入B1的奇偶校验计算,并与发送B1的值进行比较,并
检测到的错误被输出。 27个字节的网络连接第一个STS - 1的传输开销的解扰和输出
处理。
VSC8150功能框图
DISDSCRM
RESET
RATESEL [1 :0]的
SELFRDET [1 :0]的
FRDETEN
RXSLBOUT +/-
RXSIN +/-
RXSCLKIN +/-
1:8
DMX
RXPIN [7 :0]的
成帧器
解密器
架空
LATCH
SOHCLK
SOHOUT [7 :0]的
控制
&放大器;
报警检测
RXFPOUT
RXFRERR
RXSEF
RxLOF
LOS
RXPCLKIN
B1检查
311MHz内部
时钟源
B1ERR
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
第1页
Vitesse公司
半导体公司
2.488Gb / s的SONET / SDH的
头顶显示器
初步数据表
VSC8150
注:参考文献(R # - # )或(O # - # ),指的是SONET要求或选择特定网络阳离子上市
符合Bellcore文件GR- 253 CORE 2期。
取景
帧采集算法确定在帧/帧外出接收器的状态。外的帧
被解科幻定义为一个状态,其中后系所接收的SONET / SDH信号的帧边界是未知的,即
统复位或如果由于某种原因该接收机失去同步,如由于“位单” 。在帧中日网络定义为一个
状态下的帧边界是已知的。
图1 :功能框图帧的采集电路
FRDETEN
SEFFRDET1
SELFRDET0
RXFRERR
RXSEF
RxLOF
错误/报警
发现
RXSIN
1:8
DMX
FRAME
DET
帧同步。
计数器
重新同步
字节
对齐
OUT
接收器通过检查在A1 / A2的一个部分的存在监视帧同步
成帧模式每125uS 。如果在预期的A1 / A2成帧模式被检测到的一个或多个比特错误
RXFRERR将被置位为51.44ns 。如果检测到连续四个帧的帧模式的错误
严重误帧( SEF)报警将被置( RXSEF高电平有效) (
R5-206
) (见图7和10 ) 。
帧边界检测/ VERI音响阳离子是基于A1 / A2开销的12 , 24或48位(见图
2)根据SELFRDET输入的设定(见表1) 。帧采集开始时,
FRDETEN输入保持高电平。这种控制是电平敏感和VSC8150将继续执行框架
收购只要FRDETEN保持高电平;建议的实现是短FRDETEN逻辑或
物理海基会输出。这样的安排将实现在250US调整或接收两个
无错帧模式(
R5-208
).
帧检测基于24位将导致海基会报警,平均不超6比一次MIN-
茨假设10-3的BER (
R5-207
) 。一帧检测基于12位或48位将导致平均时间
海基会之间分别检测0.43分钟和103分钟。
第2页
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
初步数据表
VSC8150
表1 :帧检测选择设置
功能
24位
48位
12位
帧检测禁用
2.488Gb / s的SONET / SDH的
头顶显示器
SELFRDET1
1
0
0
1
SELFRDET0
0
1
0
1
图2 :帧检测模式
48位
24位
12位
A1 ( 0xF6 )
A1 ( 0xF6 )
A1 ( 0xF6 )
A2 ( 0x28 )
A2 ( 0x28 )
A2 ( 0x28 )
信号丢失
信号(LOS高电平有效)输入的损失,是用来防止噪音蔓延至所述塔顶
输出逻辑。逻辑0将被移入时, LOS为高电平有效的设备,海基会将立即
同步断言,随着LOF出现3毫秒之后。如果RXSCLKIN +/-消失之前是LOS
断言的部分将冻结海基会/ LOF永远不会出现。
帧丢失
的框架( LOF )缺陷损失声明( RXLOF高电平有效) ,当一个严重错误帧( SEF )
情况持续时间为3 ms (
R6-59
) 。在LOF状态检测是基于一个时间积分器,以防止零星
误差由不主张LOF,如周期性1ms的误差。散发性错误的情况下,输出帧的
定时器递增时RXSEF = 1。这是保持状态时RXSEF = 0,只要不改变状态,因为这
情况持续< 3毫秒。帧计时器的出被重置为它的初始状态,如果RXSEF是低> 3毫秒,而
一个LOF缺陷被取消后的框内条件( RXSEF低)持续总共为3ms的(
R6-61
).
多的SONET / SDH速率功能
该VSC8150支持三种SONET / SDH速率: STS - 48 / STM- 16 , STS- 12 / STM -4和STS - 3 / STM - 1 。
用户负责率置备通过设置两个输入RATESEL设备[1:0 ] (见表2)。
设备需要有适当的到所选择的数据速率,以便为内部电路功能的时钟速率
正确。 LOF整合时间为3ms ,无论所选择的速度。
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
第3页
Vitesse公司
半导体公司
2.488Gb / s的SONET / SDH的
头顶显示器
表2 : SONET / SDH速率选择设置
功能
STS-3/STM-1
STS-12/STM-4
STS-48/STM-16
无效
初步数据表
VSC8150
RATESEL1
0
1
0
1
RATESEL0
1
0
0
1
解密器
成帧的SONET / SDH的字节所使用的帧同步解扰器解扰后的与产生聚
二项式1 + X6 + X7和127的序列长度的加扰算法被复位为全1状态被立即
ately下面的Z0字节( SONET( 192 ×3 ) | ( SDH 64x9 ) =帧577接收到的字节) 。所有A1,A2和
J0 / Z0字节不解扰(
R5-6
).
B1错误监控
本节位交错奇偶校验( BIP - 8 )错误检测代码B1会被计算之前每帧
解扰和相比解扰在下一帧的B 1的值( R 3 - 后其提取的值
16 ) 。如果在先前帧中检测到B1的错误的一系列脉冲,将出现在B1ERR输出, begin-
宁大约收到B1字节后为60ns 。的脉冲数表示的差错的数量
位位置检测;没有脉冲表示没有接收B1错误, 8个脉冲将指示
收到B1错误的最大数目。该脉冲八个并行时钟宽( 25.7nS在2.488GHz RXS-
CLKIN) ,并间隔开的相同的量(参见音响gure 10)。
开销字节读出
开销字节解扰(除A1,A2和J0 )和输出从SOHOUT [7:0 ]中
它们在该帧中出现的顺序。仅仅从网络第一个STS - 1帧或网络连接RST ,第四个字节,并
在科幻RST STM -1帧的第七列呈现(参见图6) 。伴随着从数据
SOHOUT [7 :0]的输出是输出时钟SOHCLK和帧脉冲RXFPOUT (参见图8和图9)。
该SOHOUT输出理解过程把网络当斯内德海基会高。用户应该知道,从开销数据
之前RXFRERR脉冲的一帧可能被破坏,而不应被用于OAM&P功能。
FPGA接口
RXFPOUT用于提供一个参考点的开销字节数和时钟的27字节序列。这是
建议SOHCLK用于时钟的外部计数器与RXFPOUT用作计数器复位。
该计数值可被用作开销字节地址,而当它达到RXPOUT将复位计数器
用于指示B1脉冲串结果时的27.逻辑值这个计数器的高位是非常有用的
可以读取。框图说明更清楚这样的安排。 (参见图3)。
第4页
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
初步数据表
VSC8150
2.488Gb / s的SONET / SDH的
头顶显示器
图3 :建议VSC8150系统的实现
VSC8150
B1ERR
RXFPOUT
FPGA
4位计数器
RESET
Q[2:0]
OAM&P
B1计数
帧计数
RESET
5位计数器
Q4
B1有效
SOHCLK
WA [4 :0]的
RA [4:0 ]
SOHOUT [7 :0]的
RXSEF
RxLOF
RXFRERR
D[7:0]
Q[7:0]
OH数据
27x8寄存器文件
LOS
系统时钟
高速接口
上接收RXSIN串行数据+/-输入重新定时上RXSCLKIN的下降沿+/-时钟和
出现在串行环回输出RXSLBOUT +/- (参见图11) 。此接口将所有频传递数据
quencies从直流到2.5GHz ,并且不一定必须重新定时的SONET / SDH的数据。
输入RXSIN +/-和RXSCLKIN +/-没有内部终端电阻,但内部偏置电阻
器提供适用于交流耦合(参见图4 )一个偏置电压。
在大多数情况下,这些投入将有高密度的过渡和小DC偏移。然而,在例
其中,这不成立,直接直流连接是可能的。所有串行数据和时钟输入具有相同的税务局局长
扣器的拓扑结构,如图音响gure 4.参考电压由电阻分压器产生,如图所示。如果输入
信号差分驱动和直流耦合到所述部分的中点的输入信号摆幅的应该是岑
羊羔关于这个参考电压和不超过允许的最大振幅。对于单端,直流
耦合操作,建议用户提供一个外部参考电压,它具有更好的
温度和电源噪声抑制比的片电阻分压器。外部参考应
有等同于DC耦合信号的共模的开关点的标称值,并可连
,连接到该差动门的任一侧。
G52186-0 ,版本3.0
10/12/98
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
第5页
查看更多VSC8150PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    VSC8150
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1965785011 复制

电话:0755-23919407
联系人:朱先生
地址:深圳市福田区振兴路华康大厦二栋5楼518
VSC8150
VITESSE
17+
8500
QFP
原装正品
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
VSC8150
√ 欧美㊣品
▲10/11+
9481
贴◆插
【dz37.com】实时报价有图&PDF
查询更多VSC8150供应信息

深圳市碧威特网络技术有限公司
 复制成功!